스타일 나은 버스 트라이 - 상태 또는 mux?

'FPGA를 위해 특별히 자일링스, 내 생각은 트라이 상태 mux 접근
, 칩보다 이후 게이츠 tristate 많아 거기에 의미 exatly
목적이 될 사용되는, 그래서 당신은 더 일반적인 자원과 왼쪽 끝났다
(CLBs) 물건을 다른 사람에게 않습니다.

 
rx300 작성 :

우리의 ASIC 설계 연습은 : 칩 내부 MUX 전용.
아니 트라이 - 상태.

외부 버스, 필요한 경우 트라이 - 상태.트라이 - 상태, 다른 동료에 의해 게시 타이밍 및 전력 소모 등의 문제가있다.
피하 트라이 - 상태 당신은 ASIC 설계를하고있다면.FPGA가 다릅니다.
FPGA를 장치는 트라이 - 상태가 어떤 경우에는 내장되어, 그것은 블록이 공유하는 긴 라인을 드라이브에 그 트라이 스테이트 버퍼를 사용하는 의미가 버퍼있다.
이 트릭은 congestions 라우팅을 줄여줍니다.
그러나, 트라이 스테이트 버퍼는 천천히 그것을 알고 있어야합니다.
 
rod_wu 작성 :

제발 도와주세요.
어떤게 좋을까 ?......는 그런 거 안 내 디자인에 사용할 수 있습니다.

그리고 왜 그것을 사용합니다.

Txh
 
가요 자일링스 CPLD의 9536XL 버스 상태에 적합 트라이 -?

 
cdcll 작성 :

가요 자일링스 CPLD의 9536XL은 트라이 스테이트 버스에 적합?
 
mux, 작은에 더 나은 디자인과 tristate 큰 디자인입니다 더.
에 대한 mux 타이밍이 나쁜 경우 디자인이 트라이해야 중이며, 우리는 그렇게.

 
....하면 PCB의 설계, 주를 - 걸 더 선택의 TRI
언제 설계 ASIC는, 당신은 선택이 더 MUX ....

MUX보다 작습니다 트라이 - 국가 ......
.... 너무 빠른 속도는있다

 
버스 tristate과 오류에 대한 경우도, 운전을위한 두 가지 예를 들어, 당신은 칩 당신은 할 수 태워!
조심스럽게 tristate 버스 그러니.가장 좋은 방법 그리고 만약 사용하는 알테라를, 버스를 멀티플 사용됩니다!

Phytex

 
나 칩의 SOC 설계를 가지고 여러 가지과 시간을 만들어 낸 그런 실수는 오직 첫 번째.일을한다면 원하는 설계를 당신이 자고있어 실리콘 물리게 떨어져 트라이 버스에.보드에 비록 그들이 문제아 있습니다.

Zvrle

 

Welcome to EDABoard.com

Sponsor

Back
Top