wire_load

C

cloudsuns

Guest
안녕하세요, 모두들
내가 뭘 .18 과정에서 wire_load에 설정해야합니다
() TSMC의 가치

 
귀하의 질문에 대해 좀 더 자세히 설명해 주실 수 있습니까?

 
그 크기에 wire_load 칩 및 도서관의 설계 (게이트)를 설정해야합니다.

 
왜 이런 질문을 피하기 위해 실제 컴파일러 arguelessness하려고하지?

 
엄지손가락의 좋은 규칙 팬아웃은 당 추정 wirecap위한 최대 규모의 인버터의 입력 게이트를 모자로 트랜지스터를 사용하여 하나의 P와 N 같은 것입니다.조심하는 경우 또는 단순히 성문 많이 있어요, 당신이 말을 50 %의 경우이 값을 늘릴 수있습니다.
- 그레이엄

 
안녕,
dont 0.18um 아래 wireload 견적,
PC를 사용해보십시오

 
난 진짜 환경 아래 .18 지연 계산에 대한 동의로 간주되어야합니다.만약에 니가 아직도 직류, 귀하의 컨버전스주기를 사용하고 많은 많은 쓸모 버퍼, 인버터가 도입된다 확대됩니다.

 
그럼 일종의 EDA 툴 <.18 설계에 사용되어야하는가?

 

Welcome to EDABoard.com

Sponsor

Back
Top