Synopsys 디자인 컴파일러의 Topgraphical 모드를 호출

M

mishras3

Guest
안녕하세요, 아래 언급된 의혹에 대해 좀 도와주세요 ... 1) 나는 ASIC 방법론에 새로운 오전, 나는 현재의 내가 DC 토포 흐름을 통해 그것을 받아야 IP를 평가이다, 내가 토포 모드에서 쉘을 호출할 수 있어요. 어떻게 내 디자인 토포 모드에서 합성되었는지 확인할 수 있습니다 올바르게가는 밀키웨이 참조 lib과 밀키웨이 설계 라이브러리 TLU 플러스 최대 파일 TLU지도 파일에도 합성을주는 건가요? 2) 토포 모드에 대해서만 필요한 compile_ultra - 증분 옵션인가, 또는 정확하게 증분 옵션의 목적이 뭐죠? 감사합니다 Sourabh
 
질문 회답 돼서 죄송합니다. 당신은 정확하게 밀키웨이 라이브러리를 찾을 수 참조할 수 있는지 말씀해 주시겠어요 ... 또는 어떻게 만들 수 있습니까? 감사합니다. [인용 = mishras3; 774226] 안녕하세요, 아래 언급된 의혹에 대해 좀 도와주세요 ... 1) 나는 ASIC 방법론에 새로운 오전, 나는 현재의 내가 DC 토포 흐름을 통해 그것을 받아야 IP를 평가이다, 내가 토포 모드에서 쉘을 호출할 수 있어요. 어떻게 내 디자인 토포 모드에서 합성되었는지 확인할 수 있습니다 올바르게가는 밀키웨이 참조 lib과 밀키웨이 설계 라이브러리 TLU 플러스 최대 파일 TLU지도 파일에도 합성을주는 건가요? 2) 토포 모드에 대해서만 필요한 compile_ultra - 증분 옵션인가, 또는 정확하게 증분 옵션의 목적이 뭐죠? 감사합니다 Sourabh [/ 인용]
 
Mishra 안녕하세요, 당신이 지형 모드에서 디자인을 실행하는 경우 dc_shell - 지형 사용하여 프롬프트로 나타납니다 dc_shell - 토포> compile_ultra 당신은 떨어져 DC 컴파일러에서 DC 지형 모드에 대한 추가 라이센스가 필요하므로 전용 토포 모드에서 지원됩니다 명령입니다 . compile_ultra - 증분은 두 번째 패스를 통해 디자인을 주셔서 있습니다. 그것은 retiming, DFT와 netlists 편집과 같은 최적화를위한 도움이됩니다. 이것은 더 나은 QOR를 제공합니다.
 
밀키웨이는 라이브러리되지 않습니다. 그것은 단지 환경입니다. 기본 libarary 파일 lsi10k.db를 사용해보십시오. 해당 링크 라이브러리를 기억하고 대상 라이브러리 파일. dB 형식으로 항상 있습니다. UR 합성 라이브러리로 상징 도서관 dw_foundation.sldb에 대한 generic.sdb를 사용합니다. 모든 파일은 합성 라이브러리 폴더에서 찾을 수 있습니다. 1) 링크 라이브러리 : saed90nm_max.db 2) 대상 도서관 saed90nm_max.db 3) 심볼 라이브러리 : generic.sdb 4) 합성 도서관 dw_foundation.sldb
 

Welcome to EDABoard.com

Sponsor

Back
Top