SDRAM 컨트롤러 사용 CPLD

M

moira

Guest
인터넷에서 파일 ABT SDRAM 컨트롤러 많은가있어, i'v 그들 중 일부는 그들의 아무도 내 프로젝트에서 사용할 수 없습니다 보았다. 내 프로젝트 CPLD 기능 : 1. 89c52, 2의 데이터를 (8 비트 병렬)받을 수 있습니다. 쓰기 SDRAM (1Mx4Banksx16bits), 주소 및 모든 제어 신호를 참조에 CPLD에 의해 생성된다 읽고 FPGA는 addressbus가 MCU (아마 팔)에서 제공하는 주소를 생성하지, 나도 알아 do't 할 수 있을지 기능을 구현합니다. 내가 FPGA를 사용해야합니까? 주소 버스를 처리하는 방법? PLS는 좀 조언 모이라주세요
 
당신은 xess.com 검색하실 수 있습니다. 이 사이트에서, SDRAM 컨트롤러에 대한 예제가 있습니다. XS95 보드의 개략도를 확인합니다, 당신은 CPLD와 마이크로 컨트롤러 간의 인터페이스를 8,051 방법을 알고 있습니다
 
안녕하세요 또 u는 첵은 altera.com에 SDRAM 컨트롤러 수있다 u는 얻을 수 verilog에서뿐만 아니라 VHDL에서 모두를 코딩. SDRAM 컨트롤러가 네트워크를 검색에 대한 아이디어를 얻을 수 있습니다. 램 컨트롤러 opencores.org 바이 ashish에서도 availble입니다
 
안녕하세요, 우리가 사용할 수 없습니다 FPSLIC - 장치 ATMEL에서?
 
그것은 모두 당신이 달성하고 싶은에 따라 달라집니다. 그냥 최소한을 구현하는 등 가끔 유용 CPLDs에 대한 격자 SDRAM 컨트롤러를 발견했습니다. 그것은뿐만 아니라 μC에서 만났하실 수 있습니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top