SAR ADC를위한 제어 로직

N

nijMcnij

Guest
모두 안녕하세요, 10 비트 요금 재배포 역대 근사 레지스터 (SAR) ADC, 아날로그 부분을 파악하고 시뮬레이션하기 쉽지만 스위치 및 SAR 레지스터를 제어하는​​ 디지털 로직 부분을 설계하고하는 것은 조금 까다롭습니다. 누군가가 거기에 조언해 줄 수 있습니다, 아마도 관련 참조를 지적. 지금까지 주제에 대해 가지고있는 모든 논문은 ADC의 아날로그 기능을 중심으로 처리합니다. 많은 감사
 
SAR logicfunction : 1. 이진 2를 검색 실행합니다. 비교기 출력 3 저장. 등록 10 비트 출력 신호를 제공하여 다른 샘플 신호 4 트리거 저장 완료. DAC에 입력
 
[견적 = "Syukri"] 특별 행정구 logicfunction : 난 당신이 명확하게 알고 있다고 생각, 그래서 내가 당신에게 뭐 좀 물어볼 수 있을까요? 나는 디자인 SAR ADC 8BIT에 대한 논문을 보내고있어,하지만 설계도가 없어요. 당신이있다면, 내가 당신을 많이 덕분에 내게 그걸 우편으로 보내 보내주시기 바랍니다. 제 메일 주소는 "panda251082@yahoo.com~~V"
 
[견적은 = nijMcnij] 모두, 나는 10 비트 요금 재배포 역대 근사 레지스터 (SAR) ADC, 아날로그 부분을 파악하고 시뮬레이션하기 쉽지만 스위치 및 SAR 레지스터를 제어하는​​ 디지털 로직 부분을 설계하고 인사입니다 조금 까다롭습. 누군가가 거기에 조언해 줄 수 있습니다, 아마도 관련 참조를 지적. 지금까지 주제에 대해 가지고있는 모든 논문은 ADC의 아날로그 기능을 중심으로 처리합니다. 많은 감사 [/ 인용] 안녕하세요, 당신이 알렌의 책을 참조할 수 있습니다, 그것은 SAR 디자인을 얘기하고, 로직 그림이 있습니다.
 
내가 파일을 다운로드할 수 있습니다, 제가 여기 온 신입생입니다
 
나는 SAR-ADC1.pdf를 다운로드할 수 있습니까? IAM 여기에 새로운,하지만 필요합니다. 당신이 [이메일]로 보내 줄 수 것은 endrawan04@students.ee.itb.ac.id [/ 이메일] 감사합니다. Endrawan
 
감사합니다! 나는 또한 10 비트 SAR ADC를 설계하고 있습니다. 비교기의 오프셋을 제거하는 방법은 나에게 가장 큰 문제뿐만 아니라 정밀도 문제입니다. 시뮬레이션 결과는 오류가 1mv보다 약간 작다 보여주지만, 오프셋 효과를 포함하지 않았습니다. 방법에 대한 귀하의 DAC 어레이? 당신은 M + L 방식도 받나요? 도와 주셔서 대단히 감사합니다!
 

Welcome to EDABoard.com

Sponsor

Back
Top