PSRR 제어기

S

surianova

Guest
안녕 모두,

일반적으로 전압 레귤레이터의 디자인, 출력 할 콘덴서를 외부에서 우리가 사용할 수 있습니까?

 
네, 당신은 거의 항상 출력에서 커패시턴스가 필요 일부.NPN 기반의 규제 (같은 이전 78xx)이 시리즈는 꽤 안정 그리고 그들은 커패시턴스를 출력 많이 할 필요가 없습니다.출력 임피던스가 낮은 이건 정말 가지고 방사체의 추종자가에 있기 때문에 그들이 사용됩니다.

중퇴자 조절기 (또한 알려진대로 LDOs) 할 필요 커패시턴스가 큰 많은 안정성 - PMOS 기반 낮은 또는 PNP는.더욱 문제를 복잡)입니다 적혈구 침강 속도 (콘덴서해야합니다 일부 이에 상응하는 일련 저항을.는 본질적으로 콘덴서) 함께 부품의 정전 용량 (적혈구 침강 속도는 자체 기능 전송 이득에있는 루프 0 준다 상승에 전송하고이 시스템을 안정화하는 데 도움합니다.그것은 적절한 디자인 좋아져 그에 대한 낮은 적혈구 침강 속도의 값이 있어야합니다 그렇지 않으면 아니하거나 너무 낮은 높이 벌 너무도 될 위상 마진 것입 시스템.대부분의 제조 업체는 그들의 규제가 필요한 것입니다 적혈구 침강 속도의 범위를 지정합니다.

그래서 LDO 경우 낮은 적혈구 침강 속도의 출력을 매우 *의 콘덴서를 잘 진짜 * 당신이 사용하면됩니다 레귤레이터의 출력에의 oscillations 제비를 확실히 얻을.그래서 디자인이 경우에는 신뢰할 수있는 더 나은 또는 더 나은 구성 요소로 번역하지 않습니다.

http://focus.ti.com/lit/ds/symlink/tps76433.pdf 기반 LDO를 - 받아보고에서이 PMOS
9 보여주 페이지 플롯에서 적혈구 침강 속도 값을 부여에 대한 안정성이 지역의.

난 희망이 당신에게 이것이 도움이됩니다.

최고, 안부<img src='http://www.elektroda.pl/cgi-bin/mimetex/mimetex.cgi?3$ v_c ' title="3 $ v_c" alt='3$ v_c ' align=absmiddle>
 
에 대한 NMOS normaly 권리를 내가 패스 트랜지스터를하지 콘덴서는 외부 오전 요구?

PSRR가 외부의 주파수를 확장할의 DC에 콘덴서가 도와 줄까?

 
not require a capacitor, but I think you still need something out there because you don't want your phase margin to be anything less than 45 degrees.

네, NMOS가 필요 콘덴서를 안한다고 이론,하지만
난 학위 수 45보다 아무것도 더 적은 마진을 생각하는 위상 당신의 필요 당신이 할 수 없으니까 밖에서해야 할 일이 아직도.사면 -20db/decade의 자와 교차로 0dB 포인트와 좋은 루프있다면 당신은 이득을 얻을 주파수에서 낮은 대형으로,이 시스템은 상당히 안정해야됩니다.전원 공급 거절 비율은 전압 입력 알려줍니다 우리가 얼마나 민감한 변화에 시스템 stablity입니다.이득 경우 루프 PSRR은이어야 될 비례 반비례의 당신이 가진 게인을 루프 주파수 - 큰만큼 쌉니다.

최고, 안부<img src='http://www.elektroda.pl/cgi-bin/mimetex/mimetex.cgi?3$v_c' title="3 $ v_c" alt='3$v_c' align=absmiddle>
 
v_c 작성 :

not require a capacitor, but I think you still need something out there because you don't want your phase margin to be anything less than 45 degrees.
네, NMOS가 필요 콘덴서를 안한다고 이론,하지만
난 학위 수 45보다 아무것도 더 적은 마진을 생각하는 위상 당신의 필요 당신이 할 수 없으니까 밖에서해야 할 일이 아직도.
당신은 낮은 주파수에서 큰 이득 및 -20db/decade 슬로프와 0dB 포인트를 건너와 좋은 루프 게인을 갖고 있으면, 시스템이 상당히 안정되어야합니다.
전원 공급 거부 비율이 얼마나 민감한 시스템 stablity은 입력 전압의 변화하는 우리에게 알려줍니다.
당신은 PSRR은 반비례 루프 이득에 비례이어야 큰만큼 저주파 루프 이득이있는 경우.최고, 안부

<img src='http://www.elektroda.pl/cgi-bin/mimetex/mimetex.cgi?3$v_c' title="3 $ v_c" alt='3$v_c' align=absmiddle>
 
글쎄, 난 시스템을 믿고 PSRR이의 전송 기능이 너무 자체가 기둥 않습니다에 의해 영향을 그것은 것입니다 response.and있다 주파수를.필요를 많이 거부 데 관심있는 주파수 당신의 감쇄에 더이됩니다 송금 이렇게 출력에 전압 입력 기능에 방해입니다.

 
안녕 V_C,

내가 PMOS 및 NMOS 모두 읽고 (몇 가지 저널을 언급 그 퍼팅 캡 상세 LDO 디자인의 주파수 노이즈 제거에 도움이 높은 것입니다)에 문제가 내부 또는 외부 트랜지스터를 전달합니다.surianova 포럼에서 임피던스 패스 NMOS는 언급 위해 트랜지스터를 출력 그것은 뚜껑을 가지고 아니라 필요한 낮은이며 뚜껑은 어떤이 추가 경우 사소한됩니다 높은 주파수 채를을 변경할 전용.그래서, 이런 경우에는 어떻게해야합니까 NMOS에 대한 확신을 스스로 디자인을 통과 LDO를?필요 한건가요 그 거부 소음 높은 주파수에 대한야만이 모자????

감사합니다
Suria

 
Suria,

내가 생각하는 출력에 좀 넣어 뚜껑 당신이해야합니다.내가 말하 고자했던 제한됩니다 그게 뭔데 범위는 하중과 온도를 입력하여 그렇게 할 수 있도록 작동하지 않고 콘덴서면 알고.하지만 이것은 의도적으로 설계된 한계 될 것이다.제품의 실제의 경우 어떤 종류의, 우리는 항상) 입력하는 것이 좋습니다 뚜껑을에서 출력 (과.미안 해요, 분명 더 많은 일을해야 밝혔다.가끔 들어가 입력한 서둘러 얻을하지 않는 정보의 메시지를 쓰기에가 있지만 생각하고

최고, 안부
v_c

 
그것은 보상의 위상의 종속을 클릭합니다.

 
안녕하세요

우리가 필요로하는 데 사용할 외부 조절기 콘덴서에 대한 보상에 대한 규제 적혈구 침강 속도의 성능 및 부하 좋아.

 
안녕하세요,

기분 나쁜 자들이 그 경우 UGB ampr의.이건 적은 다음에 설명 freq.Any에 PSRR이 시작 저하 hogh frequencies.Even에서 높은시 긍정적인 가치를가는가?
감사합니다
Jitendra.

 
여기에 콘덴서 파일에서입니다 EDN 제시 출력 LDO를하지 않고
미안하지만, 당신은 첨부 파일이 필요합니다 보려면 로그인을에

 

Welcome to EDABoard.com

Sponsor

Back
Top