PLL을 활성 필터 설계"작업 앰프 선택

D

ddt694

Guest
PLL은 활성 필터를 설계, 어떤 작업을 앰프에서 인기가 무엇입니까?바이폴라 또는 FET를 입력?
바이폴라 증폭기 노이즈 성능, NE5534처럼 OP27 등 그들의 소음이 좋아
4nV 모든 미만입니다 / (Hz에서) ^ 0.5.FET는 입력 증폭기는 매우 입력 바이어스 전류,하지만 잡음 성능이 나쁜 쌉니다.
VCO는 매우 낮은 감도 (20Hz / 승), 앰프를 선택할 수 있어야 어떤 종류 위해서?

감사합니다

 
보통 문제가 아니지만, 당신의 단계를 비교하면 토폴로지를 차지 펌프 (당신이 충전 / 방전 콘덴서 또는) 당신이 누수 효과를 줄이기 위해 FET의 입력 앰프를 사용해야 부과 전압 substain 떠나 당신의 구성, 즉에 따라 달라집니다 .면, 아마도 조울증 장치를 사용하는 것이 좋습니다 매우 큰 대역폭을 가진 OPAmp 필요합니다.

이후에는 다른 OPAmps 수백 (또한 혼합 FET의 입력 / 바이폴라 출력) 성능 대 비용을 거래 할 수있습니다.

어떤 조언 :
1) 당신이 진짜로 위상 비교기의 출력 주파수 (예 :) 필요가 작동을 중지하지 않으면 활성 필터를 보장하기에 충분한 대역폭을 가지고 OPAmp 조심해라.

2) 귀하의 토폴로지에 따라, 원하지 않는 출력이 전도 방지 - 투 - 레일 입력 장치, 레일을 사용해보십시오.

후에 OPAmp 모든 자사의 노이즈와 다른 잘라 3) RC LP로 필터를 예견한다.

4) VCO를위한 매우 깨끗한 전원 공급 장치를 확신합니다.

5) 회로에서 매우 안정적이고 조용한 전압 레퍼런스를 보장해 (해당되는 경우)이있다.

6) 분석 신중하게 루프 PLL을 파악할 수있습니다.

호기심 전용 :
무슨 VCO를 출력 주파수 무엇입니까?
왜 소음이 걱정 되십니까?
어떻게 클럭 복구, 또는 뭔가 다른 ()이 PLL을 사용합니까?

OPAmp에 대해 도움이되도록, 또한 위상 비교기의 출력 주파수를 알고하는 데 유용합니다, 당신의 PLL 루프 대역폭을 얻을 필요합니다.

 
안녕하세요, Smanetto
너무 많은 유용한 조언을 주셔서 감사합니다.
내가 디자인의 PLL에 도움을 요청하는 주제를 게시했다 :
ftopic114064.html

많은 친구들이 나를 도와 줄 worthful했다.비록 PLL은 동일합니다 Op 앰프 선택에 대한 주제를 하나, 저도 그렇게 생각부터 다릅니다.

참조 10MHz입니다 VCXO 출력은 70MHz입니다.는 FPD 차지 펌프 타입 - 아날로그 장치에서 ADF4001.다른 PLL은 70MHz의 참고 자료로 사용됩니다.

안부

 

Welcome to EDABoard.com

Sponsor

Back
Top