G
Guest
Guest
안녕하세요
내가 PLL을 고속 설계 프로젝트를 가지고 있습니다.1.8V로 공급과 기술 0.18um
난 PLL을 구성 요소의 개별 가지고 설계되었습니다.
현재의 CMOS VCO를 sterved 편견 입력에서 1.4V를주는 333khz에서 입력 바이어스 0.5V와 1.2GHz.내가 비선형 있기 때문에이 문제 출력 필터는 VCO를 입력 아니다지고 안정적인 출력을 아주 많이 가지고에 파문을 변경하는 경우 주파수 파문있을 것입니다 최대 개까지 5mv 그럼에도.
만약 내가 패스 필터 낮은에서 제거하고자하는 필요한 콘덴서가 파문을 누른 매우 큰.
그래서 무엇 안정 수있는 낮은 패스 필터 출력의 해결의 VCO를 줄이고 주파수 범위를 그 그래서?
감사합니다,
혈액의
내가 PLL을 고속 설계 프로젝트를 가지고 있습니다.1.8V로 공급과 기술 0.18um
난 PLL을 구성 요소의 개별 가지고 설계되었습니다.
현재의 CMOS VCO를 sterved 편견 입력에서 1.4V를주는 333khz에서 입력 바이어스 0.5V와 1.2GHz.내가 비선형 있기 때문에이 문제 출력 필터는 VCO를 입력 아니다지고 안정적인 출력을 아주 많이 가지고에 파문을 변경하는 경우 주파수 파문있을 것입니다 최대 개까지 5mv 그럼에도.
만약 내가 패스 필터 낮은에서 제거하고자하는 필요한 콘덴서가 파문을 누른 매우 큰.
그래서 무엇 안정 수있는 낮은 패스 필터 출력의 해결의 VCO를 줄이고 주파수 범위를 그 그래서?
감사합니다,
혈액의