-"PLL은 필터 설계 "?

M

mostafa0020

Guest
안녕 모두,
난 "4046"50 Hz를 피드백 분할기 "전원 주파수"와 N = 60 "두 4017 칩스"및 위상 비교기 2를 사용하여 입력과 출력 사이의 영도 위상 변화를 얻을 때하는 방법에 대한 참조를 주파수의 PLL 칩 사용 ,이 문제에 적합한 필터와 루프를 종료합니다 자물쇠, VCO는 파도가 생성 회로 ICL8038 칩 "의"선형 삼각형의 VCO를 구성합니다.
제발, 적절한 필터를 선택에 대한 조언을 나에게 "wheather 활성 또는 수동, 1 또는 2 명령, .."요소, 내가 어떻게이 필터 요소를 계산할 수 있나요????

 
당신이 활성 필터가 필요 없어이 응용 프로그램을 위해.
비록 첫 순서로 필터를 적절한 것입니다 개인적으로 내가 사용하는 것입니다.
그것을 설계하는 방법에 대한 자세한 내용은이 데이터 시트의 6 페이지를 체크 아웃 : http://www.onsemi.com/pub/Collateral/MC14046B-D.PDF

 
레퍼런스 클럭 아무것도 관심이 매우 낮은 음성 및 오디오 응용 프로그램, 그냥 간단한 RC 필터는 충분하다.

 

Welcome to EDABoard.com

Sponsor

Back
Top