N 개의 기판 및 P의 차이는 기판

B

Bin_Wang

Guest
나는 누군가가 없음 기판과 피 기판 과정에 대한 몇 가지 정보를 얻을 수 있으면 좋겠다. 나는 N 개의 기판 프로세스를 사용하는 듀얼 슬로프 ADC를 디자인, 발견하고는 reason.thanks 몰라
 
메인은 기판이 차이 전압입니다. 없음 들어, 피위한 최대 전압, 최소 전압
 
피 하위 (물론 n)이 들어, 회로가 더 접지 노이즈에 민감합니다. 없음 위해, 그것은 전원 노이즈에 민감합니다.
 
1.Using N 개의 하위 : 나는이 점을 생각합니다. 회로 큰 전류 NMOS.Using 없음 같은 특별한 NMOS이 필요 2.Yout PMOS와 NMOS가 better.The NMOS의 이동성 PMOS의 피 하위에있는 N 하위 프로세스를 사용 process.But 약 2-3 배 일치, 저희는 그 차이를 줄일 수 있습니다 하위, 우리는 NMOS를 분리하고 소음 감소, 등등.
 
안녕하세요, 첫 번째 지점은 대한 더 나은 검색 정확한지 두 번째 지점에서 좀 더 정교한 수 있습니까?
 
또 다른 이유가있다 단일 전원 공급 장치에서 부정적인 출력 전압을 만들어 귀하의 회로는 다음 N 개의 타입은 7660 같은 선호 5 V를, 할말 경우. U 형 donot는 편견에 문제가 다른 전압 레벨과 기판 갖고 싶어서.
 
Psub 높은 저항을 가지고 - 구조의 절연을위한보다 나은>.
 

Welcome to EDABoard.com

Sponsor

Back
Top