LDO는

R

rekha410

Guest
나는이 한 ldo.for 내가 어떻게 analysis.but 과도 부하 조절, 라인 그래프에서 시간을 계산하도록 규정하고 정착 ..... 제발 도와 잘 모릅니다 않았다 부하 조절 및
라인 규제와도 모의 프로젝트를하고있는 중이야 ...

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="울고 또는 아주 슬픈" border="0" />

올린날짜6 분 후 :
 
부하 조절 시뮬레이션
들어
0에서
한 단계 명세 최대 전류 부하 전류 변화를 줘.
출력 파형 전류 펄스뿐만 아니라 둘 다 시간 때문에 부하 조절 정착 줄 것이다.
아무 laod 및 최대 부하와 레귤레이터의 출력에 차이가있습니다.최대 부하에 의해 그것을 나누기 부하 규제 준다.의 정착을위한 유 the LDO는 설계 시간을 요구하는 시스템의 정확성에 따라 달라집니다.그것을 12 비트있다 가정합시다.그럼 시간은 LDO로하여 0.5lsb 이내에 12 비트 수준에서 촬영을 찾으십시오.
마찬가지로 당신이 줄을 맥박을주는 규제를 찾을 수 있고 부하들과 시간을 정착 단계

브이 (마) = 빈 ()
T는 분 <T1
빈 (최대) T2는 <마 <T3의
빈 (분) 마>에서 T3
확신에서 T3 - T2는 사양에 비해 시간 the 정착 큽니다.이게 도움이 되었으면
좋겠프레드

추신에 대한 자세한 내용은 LDO는 TI의 애플 리케이션 노트를 참조할 수있습니다

 
답변에 대한 감사 ... 변이 분석
유 근래에
대한 주어진 전류 펄스 = 50u 및 기간
0-50mA 펄스 폭 = 100u.for I 출력이 자극이 voltage.from 그래프 time.i 정착을 측정하는 방법이 일을 꾸몄다 오전 종지 도구에 대한 프로젝트입니다.시간 정착 LDO는 무엇을 의미 ...? .. 제발 날 좀 도와 줘요

 
Baiscally의 정확성을 요구 이내에 정착해야하는 LDO는 것을 의미합니다.일반적으로 엄격한 될이 늘 노스 LDO의 출력 전원 공급 장치로 연기된다.
당신의 요구 사항이 출력 정확성다고 가정해보
3월 3일 / - 0.2v 후 시간이 범위 내에서 정착하는 데 필요한 노스 LDO를 참조하십시오.

 
감사합니다 ....... 유 fredflinstone ...... 어떻게 LDO는 피드에 대한 저항을
다시 선택합니다

 
RF 및 소리 등 그 무부하 전류와 낮은입니다시면 저항과 앰프의 입력 오류로 인한 모자 극이다 UGF에 비해 훨씬 더 높은 주파수에서 LDO로 선택합니다.난 당신이
교수는 링콘 모라의 LDO는 논문을 참조하시기 바랍니다.당신이 자유를 위해 자신의 사이트에서 다운로드하실 수있습니다.

Rgds
프레드

 
내가하는 LDO로, 시뮬레이션을위한 사람이 나를 도울 수 : 과도 응답, 주파수 응답, 시뮬레이션할 싶어 ... 연구하는 방법을 결정할
수있습니다 (에) 합격 요소.내가 HSPICE 시뮬레이션을 위해 사용하겠습니다.

 
올바른, 우리는 부하와 같은 라인을 결정하는 경우에만 규제

 
답장을 보내주셔서 감사합니다 ........ 프레드

regds
Rekha

 
LDO는 내가 좋은 위상 마진 (80deg)과 이득 (76dB). )............ 스피 어지고 있지만 볼트 (점점 스파이크를 잘 못 받고 무엇 과도 응답 요인 (즉, GBW, 위상 마진 ) millivolts에 스파이크를 얻을 개선되어야

 
는 스파이크 정착하거나 진동입니까?LDO는 무엇 ur
UGF (화합의 이득 주파수)
란 무엇입니까?왜냐하면 만약에 시간이 걸릴
것이다 ur UGF
the LDO는 낮은 그럼 라인의 변화에 대응하는
/ 부하 ..정말 좋은 UGF이 필요합니다.
또 적혈구 침강 속도는 어떤 가치를 두는 거죠?적혈구 침강 속도 적혈구 침강 속도는 매우 높은 가치가있는 경우도 과도 응답이 저하될 수있습니다.

 
볼트에서 나는 점점 스파이크 진도 (> 4V). 제가 밀리 volts.for에서이 매개 변수를 어떻게 개선되어야 .................. 내게로 회신 해주 진도 스파이크 싶어 빨리 .............로

 
내가 전에도 말했지만, 내 생각엔 이것은 출력 부하 커패시터의 적혈구 침강 속도는 전체의 전압 강하로 인해입니다.적혈구 침강 속도와 낮은 경우 (모자) 병렬에서 스파이크를 감소해야하는 출력로드 캡 다음으로 높은 주파수 바이패스 커패시터를 유지할 수있습니다.
당신은 당신의 LDO로의 스냅샷 설계도를 제공해 줄 수 있습니까?쉽게 될 날 그때 도움을줍니다.

 
난 당신이 레귤레이터는 출력 커패시터를 사용하는 경우에 .. 엄청난 과도 전압 딥 볼 수없는 희망을!그렇지 않으면 부하보다 빠른 속도로 스위칭 레귤레이터 있어야!
무엇 상승 및 하강 시간을 당신의 부하 전류가?

도움이 되길
바래요
 

Welcome to EDABoard.com

Sponsor

Back
Top