IIP3 문제?

D

dd2001

Guest
디자인의 CMOS LNA,, 어떤 요구 사항에 부합하지 않는 IIP3 = 1.5dBm있어?누구나 IIP3을 개선하는 방법을 알아?

 
좀 더 구체적일 필요가있다.어떤 주파수?무엇 트랜지스터가 사용됩니까?어떤 편견 (드레인 전압 및 FET를하거나하는 경우는 GaAs FET를 사용하는 현재의 드레인).

어떤 경우에는 IIP3을 향상시킬 수있습니다,하지만 그때 비상용 수있습니다 소음 수치는 FET를위한 드레인 전류 증가.

 
차동하게 증가 Vsg - Vt, 온건하여 이득 ...간단합니다

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />네이선

 
가장 일반적인 방법은 예를 인덕터,
저항 또는 방사기 (또는 소스로 사용하기위한 콘덴서) 변성 피드백을 사용하는 것입니다.물론 현재의 증가하는 방법입니다.그러나, 귀하의 모든 회로와 requriements, 특히
다른 사양에 따라 달라집니다.거기 tradeoffs betwenen 선형성, 잡음 및 이득입니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top