-"ic5033 방법에 가야 정확한 추출보기

D

dragonwell

Guest
안녕,

하기 위해서는 최소의 크기를 제가 샘플 gpdk lib 디렉토리를 사용하여 3 - 입력 게이트 creat 유사도를, 그러나 나는 추출 nmos 시리즈에있는 레이아웃을 직접 그릴, 그들은 병렬로되어야합니다.게다가, 어떻게 올바른 연결을 얻을 수있는 개별 트랜지스터 무승부?

THX!

피어스

 
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
안녕하세요 dragonwell

제가 알기로는 3 게이트 입력 유사하거나 적어도, 왜 하나만 먹어도 3 PMOS가? 왜냐면 난 내 PC에 안 EDA 툴로있다, 그래서 당신을 위해 하나의 페인트 패드에서 무승부 :)flyankh
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
고마워요, Flyankh,

음, 교과서에서 배우고 그 의사의 존재가 그렇게 구성보다 덜 복잡 수있습니다 활성 부하 하나만 PMOS있다.& 트랜지스터.내가 이해를 사용할 경우 3 PMOS & 3 nmos이 3 입력의 CMOS 게이트하거나 양식을 것입니다.

그나 저나, 첨부 파일을 찾을 수없습니다???

들으!

 
안녕하세요 dragonwell

난 당신 의사도 게이트를 좀 잘못 생각합니다 ---
이렇게 출력이 항상 high.The 게이트입니다 PMOS 항상에만 출력이 높은 신호대로 입력 is.I .... 혼란 스러워요 수 차례

flyankh

 
안녕하세요 flyankh,

그래, 항상 이렇게 PMOS에 출력됩니다 nmos의 입력에 eithe 하나의 입력 "1"출력 "0", 오직 모든 입력을 "0있는"출력됩니다 달려있다 "1이 될것이다"밝혀졌

 
안녕하세요 dragonwell

이제 여러분의 회로를 이해할 수 :)
하지만 난 어떻게 NMOS 시리즈입니까? LVS에서? 그리고 어떤 도구를 사용하면 그것을 확인하는 데 사용하는? 아마 거기에 그것을 사용하는 몇 가지 실수가있다, 난 당신을 찾을 수 NMOS comfirm 알고 싶어 병렬로 100 % :)입니다

그건 그렇고, 당신은 회로없이 레이아웃을 게시할 수 있습니까? 그것은 더 많은 청소를 보이는

flyankh

 
안녕하세요 flyankh,

네, 그물, 그것을 성공적 통과 LVS에서 실수를했다.공작 감사합니다!

 

Welcome to EDABoard.com

Sponsor

Back
Top