IC 컴파일러에서 오류

P

priyanka24

Guest
안녕하세요 ... 난 내 MUX 프로그램을 구현하고 VCS, DC 컴파일러, IC 컴파일러를 통해 구현하려고했습니다. 하지만 나를 IC 컴파일러에서 다음과 같은 오류가 발생 :
 
IC 컴파일러에 의해 표시되는 오류 메시지에서 당신의 코어 사용률이 100 % 이상이며, 따라서 IC 컴파일러가 배치를 계속할 수 없습니다 것 같습니다. 또는 "floorplan 지정"하면 아마 당신은 낮은 활용도 속도에 의해 이것을 해결할 수있는 "floorplan를 초기화합니다."
 
[견적 = YuLongHuang; 1070627] IC 컴파일러에 의해 표시되는 오류 메시지에서 당신의 코어 사용률이 100 % 이상이며, 따라서 IC 컴파일러가 배치를 계속할 수 없습니다 것 같습니다. 또는 "floorplan 지정"하면 아마 당신은 낮은 활용도 속도에 의해 이것을 해결할 수있는 "floorplan를 초기화합니다."[/ 견적] 제가 0.7로 내 코어 활용도를 지켰어야
 
당신의 디자인 기능에 대해 얘기 좀 할 수 없을까요? 그것은 규모 / 디자인의 재산 견적으로 우리를 도와줍니다. 예를 들어, 디자인 0.3 * 면적 개선 등 그 방에도 작고 너무 작습니다.
 
[견적은 = YuLongHuang; 1070634] 당신의 디자인 기능에 대해 얘기 좀 할 수 없을까요? 그것은 규모 / 디자인의 재산 견적으로 우리를 도와줍니다. 예를 들어, 디자인 0.3 * 면적 개선 등 그 방에 또한 소형. [/ 인용]은 너무 작습니다 이것은 간단하게 MUX 설계입니다. 내가 먼저 MUX 노력 흐름을 이해합니다.
 
그런 것 같아요. 4 대 1 MUX는 그것이 단지 여러 게이트로 구성되어있어 매우 작습니다. 더 많은 최적화 장치를 추가하기위한 공간도 작다 0.3 * (셀 영역)입니다. 당신은 오류가 발생하면 어떤 단계가 있는지 말씀해 주시겠어요? floorplanning? powerplanning? 배치? CTS? 라우팅? 제조? 더 구체적으로 말하면, 우리가 장치가 추가될 수있는 알고 있어야한다는 단서입니다. 최적화된 장치가 설계에 추가할 예정되면, 나머지 객실은 부족한 것 같았다있다.
 
[견적은 = YuLongHuang; 1070637] 그럴지도. 4 대 1 MUX는 그것이 단지 여러 게이트로 구성되어있어 매우 작습니다. 더 많은 최적화 장치를 추가하기위한 공간도 작다 0.3 * (셀 영역)입니다. 당신은 오류가 발생하면 어떤 단계가 있는지 말씀해 주시겠어요? floorplanning? powerplanning? 배치? CTS? 라우팅? 제조? 더 구체적으로 말하면, 우리가 장치가 추가될 수있는 알고 있어야한다는 단서입니다. 최적화된 장치가 설계에 추가할 예정되면, 나머지 객실은 부족한 것 같았다있다. [/ 인용] 오류가 핵심 배치 및 최적화 이후에갑니다.
 
당신의 디자인이 너무 작아서이기 때문에 어쩌면 추가되는 디바이스 사실, 난 전혀 모르겠군요. 예를 들어, 버퍼 대기 시간이나 팬 아웃 높이를 해결하기 위해 추가됩니다. 그러나 귀하의 경우는 관련성이없는 것 같습니다. 귀하의 사건에 대한 다른 디버그 뷰가있다. 당신이 디자인 레이아웃보기 및 확대를 열 수 있습니다. 레이아웃 배치 / 배치되지 않은 표준 셀 표시되며 세포가 들어갈 수 없습니다 당신은 왜 확인할 수 있습니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top