FPGA를와 ADC intefacing

V

vikrant.eda

Guest
원하는 인터페이스와 ADC를해야할지에 대해 FPGA를?
표준 인터페이스가 어떤하거나이 사용자 인터페이스와 다릅니다을위한 FPGA 벤더가 무엇입니까???
고맙습니다 사전입니다.

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="매우 행복" border="0" />
 
링크 LVDS 제품에 따라 ADC가 선택한, 그 중 하나를 병렬 인터페이스 또는.대부분의 ADC와 물건에 대한 전환 및 표시 핀이있는 몇 가지 관리 인터페이스를 사용하는 표준 병렬.그냥 ADC의 모든 데이터 시트를 확인하고 당신이 생각을 거예요.

 
안녕
사용중인 당신은 할 수 선택한 protocols.if ADC와 다양한 다른 oprating에 FPGA를 말할 SPI는 프로토콜 ADC는 당신이 줄게에서 드라이버를 작성하는 SPI는 HV가.
세부 정보를 제공하는 데이터 시트 될 경우 u've 선택한 후 자사의 모든 ADC를.

 
안녕하세요,

나 FPGA를 초보자에 있어요.내가 너무 ADC의 인터페이스 부분을 함께했습니다.나 ADC를 사용하여 병렬있어 8 비트 및 그것의 출력을 입력과 호환 FPGA를 만들 수있는 수 있습니다.(즉, 용과 3.3V 높고 낮음 0).내가 섹션 입력의 입력 부분을 (최종 차단 계획에 포함 보드입니다 ADC가 PCB의)에.그리고 입력됩니다위한 FPGA 수있을 어떤 소음 관련 출력 인터페이스 ADC를 내 문제?이젠 무대를 설계에있어.나는 이것을 구현하지 않았습니다.그래서 어떤 실수를 원한다면 거기에 해결할.

좀 있으면 도와 줘요 당신이 알 수있는, 이거?

감사합니다
시타

 
그것은 당신의 선택에 따라 ADC가 당신이.때문에 일반적으로 ADC는 핀이 몇 가지 종료 단일 수도있다 차등 수를 수있는 몇 가지하고.또한 만약 u는 핀을 또한 FPGA를 다음 해주고 시계를 위해 ADC의에서 선택되어야합니다

 
안녕하세요,

당신은 스펙을 입력위한 FPGA 가질 참조 ADC의 출력 사양 및.사양은, 의미 CMOS 또는 TTL 또는 LVDS, 직렬 또는 병렬 ADC는 등 샘플링 속도 및 FPGA를 최대 입력 속도,.

면 나한테 연락 좀 더 필요한 정보를

감사합니다

북아 일 Muralidhara

CRL에 - BEL

 
당신은 DAC \의 ADC가 차동 입력을 사용할 수 있습니다 필요한 추가하거나 조정하는 이득에 적합한 연산 앰프 있습니다.아마 당신은 광고에 TI의 DAC가 필요하거나 일부 \의 ADC를위한 레퍼런스 회로이나 받아보세요 설계 전문가의 조언을 위해!. 그게 도움이 될 ...

 

Welcome to EDABoard.com

Sponsor

Back
Top