FPGA가 적합한지?

T

tom_hanks

Guest
난 프로세서 인터페이스 및 레지스터의 2Mbit의 FPGA 디자인에있다.

이 FPGA를 .. 그 일을 할 것이라고 생각하십니까

시스템 게이트 : 1Million
DF / f :
시스템 24000
램 : 144Kbits

당신은 어떻게 계산하는 FPGA가 크기 Vs requirment 보여 드릴까요??

는 긴급 ...



 
만약 당신이 그때 그 같은 디자인의 FPGA에 탑재하지 않는 것이 좋습니다 2Mbit의 메모리가 필요, 솔루션 크기의 외장 메모리로의 FPGA에 전용 메모리 인터페이스 회로 설계> = 2Mbit,
알테라 키트
8 - 보드에 16Mbytes 외장 메모리 [DE1, DE2 보드] 따라 칩의 용량은 최대 20k시키십시오 luts을 가지고있다.

아직 이러한 모든 디자인을 원하는 경우에는 FPGA에서 다음에는 귀하의 모든 디자인을 덤프 용량이 1 / 10 일부 영역의 FPGA의 숫자에는 여러가지가있습니다.

>> EP1AGX60DF780C6N
의 FPGA, ARRIA GX, 60K 요소, FBGA780
프로그래머블 로직 유형 : FPGA를; 로직 IC는 기능 : EP1AGX60D; 로직 IC에서 가족 : FPGA를; 로직 IC에서 자료 번호 : 60; I / O 라인의
번호 : 350; (macrocell)의
번호 : 60100; 주파수 : 622.08MHz; 난 / OI;

>> EP2C70F672C8
FPGA를, 싸이클론 II, 70K 요소, FBGA672
프로그래머블 로직 유형 : FPGA를; 로직 IC는 기능 : EP2C70; 로직 IC에서 가족 : FPGA를; 로직 IC에서 자료 번호 : 2;

>> EP2C50F484I8
FPGA를, 싸이클론 II,
50,000 요소, FBGA484
프로그래머블 로직 유형 : FPGA를; 로직 IC는 기능 : EP2C50; 로직 IC에서 가족 : FPGA를; 로직 IC에서 자료 번호 : 2;

이 귀하의 디자인을하는 데 충분한 될 것이라 생각합니다.

 
당신은 프로세서 버스에 대한 주소를 디코더를 설계해야 하나요?

이 경우, 당신이 더
작은 CPLD에서 찾아볼 수있습니다.그것은 당신을위한 일을 할 것입니다.

, 미안해하지 않는 경우에, 난, 제발 질문을 이해하지 못했지만 정교한

 

Welcome to EDABoard.com

Sponsor

Back
Top