DVI를 컨트롤러 Verilog의 검증> 도움말과 함께

V

vjabagch

Guest
전 입력 DVI를 가진 컴퓨터 모니터 오전에 패턴을 표시 색상 막대합니다 DVI를 컨트롤러 작동합니다.

내가 Modelsim를 사용하는 펄스 동기화 동기화 펄스 수평으로 시뮬레이션할 수있게되어 전달의 수직 및.또한 나는 시뮬레이션 (pullup 와이어 아웃 I2C 명령을 통해 보낼 수있는)를 칩 송신기 것이다 초기화 Chrontel 7301C DVI를.

내가 입력 오전 사용을위한 시계 100MHz LVDS 및 LVDS 신호의에서 클럭 신호를 하나의 먹이 신호를 출력에서 구성 요소 IBUFGDS (도서관 시계로).60 헤르츠 600 모니터에서 엑스 800이 출력 신호에 대한 봉사로에 신호를 내가 파생 40MHz 클럭 픽셀.40MHz 클럭을하는 방법은 내가 도출 입력의 지정 주파수에서 신호를 실현 시계 라이브러리 구성 요소를 통해 DCM.질문 1.

있나요?이)에 (입력 클록 신호 100MHz (40MHz) 비교 가능한 주파수 신호에 서로 다른 클럭 파생 실행 행동 관찰 그래서 내가 할 수있는 합성 또는 게시 시뮬레이션에의 구성 요소를 최고 수준의 디자인을 가진 DCM 자일링스내가 behaviorally과 시뮬레이션 난 시계 유형 중 하나만을 얻을 주파수 시계 픽셀 클럭 및 입력하지보고 어떤 차이를 사이에.

질문 2.

내가하지만 가치 상수 수 있는지 난 chipscope 시도를 통해 디자인을 실행하여 신호를 포트 데이터하니 안 바꿀 볼 아무것도 없죠.비록 수있게 될 제이가 관련없는 먼저해야 나도 같은 질문 실행 시간에 디자인을 제에 디버그.난 변화가 실제로 어떤 상수 값을하지 않고 오직 본.

내가 가지고 입력 클럭 입력으로 설정하고 내 데이터 클럭 포트를 설정보다 느린 어느 있습니다 상당히.사실, 클럭 입력을 변경하지 않습니다 심지어는, 시계 내 픽셀.아마 문제가 또 거짓말 어딘가.

게시물을 읽을 시간을내어 주셔서 감사를.

친절 감사합니다

 

Welcome to EDABoard.com

Sponsor

Back
Top