DDR 인터페이스 디자인에 메모리 대역폭 고려 사항

S

seeya

Guest
시스템 설계자는 일반적으로 두 가지 경우의 조합에서 메모리 성능 요구 사항을 측정 : 대역폭의 통계 분석은 예상 사이클의 많은 예제를 통해 평균, 그리고 특정주기의 작은 집합의 결정적 분석 작업 "을 완료해야합니다." 일부 응용 프로그램은 이러한 영역 중 하나 또는 다른 지분되지만, 대부분 두 가지 중 일부 조합됩니다. 성능 요구 사항은 여러 가지 제약과 선택에 묶여 있습니다 시스템에 필요한 메모리 크기, I / O 버스 폭, 메모리 서브 시스템, 전력 예산에 전념 총 핀 카운트, 패리티 또는 오류 수정 비용 필요합니다. 하나는 읽고 SRAMs와 평균가, 그리고 평균가의 은행 활성화의 효과를 모두 처리 시간을 쓰기에 익숙한 경우 동기 기억은 널리 사용하는 오늘날 모두 통계 및 deterministically 대부분 간단 대역폭을 계산합니다. 심판 사항 : H ** P : / / www.eedesign.com/story/OEG20030609S0067을
 
흠! 당신은 메모리 컨트롤러에게 자기를 설계? 당신은 DRAM 장치와 어떤 경험이 있거나 지금까지 메모리 구성 요소에서 특정 대역폭을 얻기 위해 tryed 있습니까? 당신은 VLSI에서 메모리 컨트롤러 설계의 어려움을 알고 있나요? 일부 시신이 가능한 DRAM의 기억을 사용하여 25 Gbits / s의 데이터 저장 장치를 설계하는 당신에게 말한다면, 그에게 뭐라고합니까? 작품이 완전히 불가능하다? 또는 일부 복잡한 솔루션은 있습니까?
 

Welcome to EDABoard.com

Sponsor

Back
Top