DAC glitces

S

stsiligg

Guest
난 다른 전압 신호를 17으로 atempt을 구성합니다.전압 및 stressfull 때보다 더 구체적으로 전압 전류의 진폭의 진폭은 이전의 전압이 큰 차이를 아날로그에서 관찰할 수있는 누군가가 각각의 시작의 glitces에있는 신호.도움이되고 수 있고 누구도 나를? 뜻을 알겠지이 무슨 이미지를 이해
미안하지만, 당신은 첨부 파일이 필요합니다 보려면 로그인을에

 
무엇 DAC의 아키텍처는?
요소를 마 가중 사용 이진?

 
은 DAC의 아키텍처는 바이너리는 TTL (DAC0830)와 당연히 inpput의 데이타가 없습니다.

 
내가 비록 설계있어 DAC 당신은 그것이되었습니다.
일반적으로 결함이 일어날 때 코드 때문에 당신이 디지털 전송 사이의 요소 사이에 불일치.

그러나, 좋은 디자인은 디지털 코드 사이의 서로 다른 입력 전환을 할 수 있도록 최소한의.죄송합니다, 아니 실마리는 여기에

 
경우 하나의 주파수에 당신이 줌에 진동을 suppresed 글리 당신이 들어 그것은 사람이라면 그 가능성을 0으로 해안인가 후 몇 ηs 또는.어떻게됩니까 종 때 망치 조회입니까 따라 주파수 스펙트럼을 넓게 가지고 당신이 가장자리 날카로운의 모든에 속도의 같은 주파수, 같은 출력 공명이지 그과 맥박이 조회 어떤 공명에서 재밌게 회로를 그것.레벨, 전압 큰 차이가 힘들어 말하는 망치 조회수 정렬을 종.파도가 다니는 경우에도 따라 추적 또는 뒤로 케이블 하나있다 임피던스 차이를 치는 것이다 바운스 파도가 임피던스, 그 부분을."요동이 발생할 경우에는 당신이 가진 두 개 이상이 임피던스", 파도가 바위에 반송됩니다세요 흡수, 던져 당신이 좋아하는 후에 연못에 파도 물결 사이의 모든 때까지 그들.가장자리를 깨끗이하는 경우 매우의 출력이 분리 다에서 볼 수있는 좋은 DAC 및 측정 그 출력이 프로브 보정해야합니다 당신과 범위.자체하면 DAC 계속보고 "이것이 무엇이라고 종종 둥글게"에 문제가 가능성이 놓여 있습니다.등록일 분 후에 13 :난 그냥 200ľs/div 봤어요이다 당신이에서 사용하는 경우를 대비 당신이 DAC는 게시한 시간을 setling있다 당신이 DAC0830의 1ľs, 그래서 만약 당신의 범위를 표시 규모, 1ľs이 DAC는 약 이러한 권리에 대해.이전 게시물이 제 무시 DAC의이기 때문입니다.당신은 새로운 수준에있을 시도를 사용하여 낮은 / 및 DAC와 패스 필터 또는 setling 빠른 시간에 정착했다 DAC 후 그것을 돌려, 당신은 또는 수 있고 레벨을 변경하기 전에 분리 스위치와 함께 출력을 DAC의.콘덴서를 추가하면 작은 기생 기간에 대한 수준을 보유 커패시턴스가 아니라 충분히 당신이 연결을 끊으 DAC합니다.

 
DAC에 결함이 야도 불일치 타이밍 때문에 발생.계획하는 경우 최적의 스위칭 더 바라보면, 당신은 일을위한 디자인을 DAC 내부에, 다음 이동합니다.

노드 capacitances 레벨 필요한 다음에 비용이 청구 될 보직 / 고장이기 때문에 큰 변화 전압 매우 높은 경우에는.노드를하는 경우 배출 / 용 충전 전류 당신이 제공할 수없는, 그럼 고장 이런 것입니다 통지.

 
내가 사용하는 아키텍처를 것이 좋아하는지이 DAC ...?단항인가 그것 이진 가중치를 DAC 또는?내가 생각하는 수준에 그것은 이진 낮은 DAC의 DAC 때문입니다에서 가장 큰 변경되면 고장이 일어날 그것은 위쪽, 그것으로 많은 이익을 얻고있다 아키텍처 변경 스위치가 필요 단항의 상위 비트의 일부를 변환 글리치 전력을하여 할 수들이 state.We을 감소 메서드를 사용 온도계 코드 스타일이나 매트릭스.

 
, 안녕하세요 DAC를 가정해가 출력을하는 저항 유형, 복용 패스 필터를하기 전에 당신이 낮은가?일반적으로 버퍼없이, 당신은 의심할 바없이 glithes를 볼 수 있습니다

 
안녕하세요
u는 회로를 deglitching 수 있습니다 사용하거나 바이너리 & 사이에 단항 segmatation을 선택할 수있는 적절한 결함을 최소화해야.

rgds
raags

 
stsiligg 작성 :

전 17 가지의 전압으로 신호를 구성하는 atempt.
이전 전압의 진폭은 전류 전압의 진폭에서 큰 차이를 가지고 언제 어떻게 누군가가 신호로 볼 수 있습니다 각 아날로그 전압과 더 구체적으로 더 stressfull의 시작 부분에 glitces 수 있습니다.
도울 수있는 어느 누가 나를?이 이미지를 무슨 말인지 이해를 참조하십시오
 
아마 당신이 그것을 줄이기 위해 코드를 회색으로 사용할 수 있습니다

 

Welcome to EDABoard.com

Sponsor

Back
Top