cascode 트랜지스터의 스케일링

D

deepa

Guest
cascode 전류 미러의 cascode 장치의 확장이 정밀도에 영향을 미치거나 크기 조절이 채도에있는 트랜지스터의를 두지 않는다는 것을 가정, 어떤 방식으로 전류 사이의 불일치를 감소합니까?
 
스케일링 cascode 장치가 불일치에 영향을 미치지 않습니다, 어쩌면 출력 신호 범위에 영향을
 
스케일링은 VT의 불일치에 영향을하여 불일치에 어떤 영향을 줍니까 다음 장치의 GM, 나는 생각합니다.
 
cascode 전류 미러의 주요 미러링 트랜지스터는 동일한 Vgs을 (자신의 빌 게이츠가 엮이는하고 자신의 소스가 함께 연결되어 있으며, 회로의 주요 목적은 전류를 일치하도록되어 있기 때문에, 그래서 미러 트랜지스터 너무로 규모해야했습니다 최소 전류 불일치가 : ID가 = ½ μCox 승 / 패 Vdsat ² dIds = ½ μCox Vdsat ² D (W / L) + μCox 승 / 패 Vdsat dVth dIds / 신분증 = D (W / L) / (W / L) + 2 dVth / Vdsat 그래서 이제 D (W / L) / (승 / 패)은 다음 불일치가 Vdsat이 적용됩니다 (트랜지스터의 변화가 아주 작은 일부분되도록 충분히 큰 크기입니다) 아주 작은 경우. 당신은 있어야 의미 이러한 미러 장치 및 승 / 패 작게해야 할 그 전류를 일치하도록 대형 Vdsat. cascode 장치들은 전류는 (미러 장치에 의해 설정 등) 미러 장치에 cascode 장치를 같은 VDS를 제공하기 위해 동일한 이후 .들이 Vgs과 일치해야합니다 그래서 지금 우리가 가지고 : 0 = ½ μCox Vdsat ² D (W / L) + μCox 승 / 패 Vdsat (dVgs + dVth) 우리가 얻을 수 dVgs = dVth + ½ Vdsat D (W / L) / ( W / L) 그래서 여기에 우리가 cascode 트랜지스터가 크기되어야 그들이 큰 W / L.있다 그래서 우리가 최대한 Vdsat을 감소한다고보고
 
그것은 cascode 장치가 부하 전압에 더 절연 전류 소스의 VDS를 않습니다 매우 중요합니다. 따라서, 당신이 충분한 스윙 함께 살 수 있으며, 현재 소스 'L'이 채널 길이 변조 효과 mimimal 있는지 확인하기 위해 충분히 큰 경우, 그때 당신은 cascode 장치가 확장할 필요가 있는지 확인하실 수 있습니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top