BLF544 MOS와 함께> 펜실바니아 디자인

P

pepewaw

Guest
제가 무대를 설계 마지막이야 펜실바니아 10W)에이다 작동시 700MHz (약 대역폭 50MHz.에 가용성으로 인해, 그것은 미국 펜실바니아의 20W 960Mhz로 만든 convinient 될 데 사용할 수있는 데이터 시트에 BLF544을했다.

그러나,) 아래를 찾고에 나열된 S를 매개 변수를 다운로드 (NXP에서 어느

@ 700MHz

S11 = 0.895 177 °
S21 = 0.392 7.5 °
S12 = 0.0603 -60 °
S22 = 0.875 -170 °

제가 수식을 찾아 너무 S21되는 상당한 이나마 이득에 도착, 아직 MSG에 의하면, 그 이득 의하면 theorically 9dB 내가 주변에 얻을 수 theorically.

내 질문은 :

얼마나 많은 가치 theorical이 연습할 수에 달성하기 위해 기대합니까?
전) 임피던스 교미를 시도했습니다 일치하는 복잡한 (입력 및 출력을위한 maximun 전력 전송, 이득입니다이 올바른 maximun를 달성하는 방법?
출력 마다 내가 일치, 그것은, 입력 불일치 그 반대.이것도 거기에 권장되는 절차 / 피하기 위해 다음 단계?

모든 팁 감사에 대한

추신 :이 경우 그냥 필요하면, 입력 및 출력 임피던스가 50Ohms 있습니다.

 
신호 말했 소형 매개 변수가 있습니다.분명히, 그들은 작동하는 더 많거나 펜실바니아를 의미합니다.당신이해야합니다
차라리 회로를 전원 이득 사양에 참조할 데이터 시트 및 경험적 일치하는 임피던스.나는 기대 하진 않습니다
임피던스를 계산 혜택이 많은 매개 변수 - S를 일치 기반에 주어진.

기껏해야, S11 및 S12하지만 신호, 큰 관련성이있는 일부 출력 매칭이 당기는로드해야합니다에 의해 결정되어야 더.

 
이들은 NXP 40mA 바이어스에 의해 제공하고 있습니다 낮은 매개 변수 S를 신호.
효율성을 위해 최대 출력 전력과 최고의 임피던스로드 및 최적의 입력에 대해 가지고 일치하는 트랜지스터를.
예를 들어, NXP는 960MHz 권장합니다 :
최적의 입력 임피던스 : 1.2 j4.8 Ω
최적 부하 임피던스 : 2.6 - j3.1 Ω

 

Welcome to EDABoard.com

Sponsor

Back
Top