-"ATPG 중학교 질문

G

Guest

Guest
최근 ATPG 공부하고있습니다.
내가 왜 봐 - 최대 삽입을 이해하려고 할 때 체인 체인 클럭 도메인에 건너가 붙었지.
누구도 이것에 대해 어떤 답변을 줄 수 또는 일부를 참조 줄래?

 
잠금 장치가 마 왜곡과 .... donmains 때 differernt 시계의 체인 크로스, 그것 잠금을 사용할 필요가 거래하는 데 사용됩니다 래치 ... 왜곡으로 인한 문제를 피하기 위해 또 우리가 근래 플립 퍼 운영하는 데 사용됩니다 래치 티셔츠 봤어요 가장자리와 - 제가 가장자리에 일부 운영, 그리고 최대 래치 연구에서 그들 사이에 사용되는 자물쇠추가 1 분 후 :지금은 어떤 소재가 ... 뭣좀 그것대로 좀 구해 U 제공하기 위해 노력하지 마!

 
<img src="http://images.elektroda.net/34_1167020400.JPG" border="0" alt="ATPG junior question" title="ATPG 중학교 질문"/>안녕하세요, 귀하의 답변을 주셔서 감사합니다.
난 당신이 내 아이디어를 확인할 수있는 당신의 대답에서 뭔가 알고 맞지?

체인 등록 dff1 및 dff2, dff1, dff2 clk1에 의해 클럭이며, clk2 십자가를 검사합니다.clk1, clk2 다른 클럭 도메인에 속합니다.
왜냐하면 그들은 다른 클럭 도메인, 그래서 그들은 서로 다른 클럭 트리, 자신의 시계를 경로에 속해있는 균형이되지 않습니다.
언제 ATPG, 테스트 클럭 dff2 dff1 및 컨트롤, 테스트 CLK dff1에 clk1 클록 트리를 통해 dff2에 clk2 시계가 나무 사이로 가자.그래서 dff1과 dff2 사이에 큰 시계를 왜곡 수있습니다.
우리가 구치소에 삽입하는 그들 사이에 래치, 우리는 타이밍을 위반하지 않도록 dff1 및 dff2 사이의 타이밍을 잡아 향상시킬 수있습니다.

감사합니다!추가 55 분 후 :타이밍 다이어그램을 추가할 수있습니다.

질문 dff1의 출력입니다
D2는 잠금 장치의 출력을 경우, 래치
유치장 삽입할 때 래치, dff2 필요한 데이터를 분기 잡으면 왜곡 때문에 clk1 및 clk2 사이에, 거기에 위반 잡고있을 수있습니다.
삽입했을 때 유치장, dff2 데이터를 D2에 잡으 래치 때문에 유치장 30 시간 동안 지연 분기 래치, 더 DFF2에 대한 데이터를 D2에 Cach를 쉽습니다.<img src="http://images.elektroda.net/71_1167024445.jpg" border="0" alt="ATPG junior question" title="ATPG 중학교 질문"/>
 

Welcome to EDABoard.com

Sponsor

Back
Top