ADC의 설계 및 PSRR 해상도

S

steadymind

Guest
안녕하세요,

있는데, 그것은 사실 필요 "그걸 내가 디자인한다 ADC를 14bit 14bit (86dB) PSRR (전력 공급 거부 비율)"에 대한 ADC가 증폭기에 사용합니까?

미리 감사드립니다.

 
넓은 범위로하여 ADC의 입력으로 사실이 아니, 이것은 유일한 것이 될 경우 전압 공급 왜곡의 전원.should be the criterion.

내 생각 할거예요. 전원 공급 장치의 오염 (스파이크 노이즈)이
기준 PSRR <되어야 1 LSB가가.(PSRR (dB) <0).

 
0dB로>있을 것입니다 전원 공급 장치의 의미 PSRR 내가 차동 이득에서 이득 /
부터 공급 장치의 출력 신호의 이득 = PSR하지만 0dB <정보하겠다 부정.

일부 designerd은 상호 교환 정의 두 경향에 사용합니다.어느 erikl 한거지 u는.

정도면 전원이 그럴 겁니다) (LDO 공급이가는가 규제를 통해 PSRR이 65dB 어때요?

 
steadymind 작성 :

PSRR은 전원 공급 장치에서>를 0dB 것입니다 / 이득 차동 이득 말은하여

출력 공급에서 신호의지만 PSR = 이득 부정 <정보 0dB됩니다.일부 designerd 둘 다 정의 상호 교환적으로 사용하는 경향이 있습니다.
어느 u는 erikl 뜻어요.
 
Erikl,
PSRR해야 안> 562μV / (61 / 2) μV -> 25dB, 2 등 LSB가 /?

 
그래, 맞아, JoannesPaulus,
것이 될 더 나은 해결책을 위해 14bit 정말 유지.그것을 언급 주셔서 감사합니다!

 
작은 설명이 필요 erikl

일반적으로 VDD가 다양 / - 10 %, Vdd해야에 소음이 될 것으로 간주 왜곡으로 잘 때 계산, 아니면 그냥 필요 PSRR.

 
수있다면,하지만 % 10 - / VDD하지 않습니다 다를 를 동적 (하지 않는 전원 당신이 가진 아주 가난한 공급)을 오히려 그것은 PSRR을 계산하지 않을 수로 간주 할 수 있어야합니다 그것은 따라서 금액을 끈합니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top