ADC의 레이아웃 문제

G

gunturikishore

Guest
안녕하세요,

우리 회사가 (그것의 작은 회사에서 실제로) 조작 플래시 ADC가있어 2 단계 8 그것은 최악의 성능이 있어요.그들이 괜찮다는 말만 부탁한 디버깅, 성능은 회로 시뮬레이션을 그 때 참조하십시오.하지만 내가 입력이 문제에 그물의 시뮬레이션은 회로를 레이아웃 사후 회로를 버퍼.그것의 입력 램프 선형 특이 게재에 행동을 하나의 지점과 지점에서 다른 성능은 선형입니다 확인 (정확하게는 아니지만).

좀 더 파고려고 내가 perofrmance 전반에 걸쳐 가지고 와서 그것은 효과가 훨씬 확신을 어떻게 아냐 포인트 나.

입력 아날로그 신호 회로를 잡아 단결의는 버퍼에있는 이득 출력 및 opamp 것의 그것과 예제.하지만 철사를 inbetween이 두 회로에게 레이아웃입니다 횡단 약 8이 아닌 perpendiculalry을 전선을 중복 시계 마련, 버스로.얼마나 위에서 언급한 레이아웃 성능을 전반적 수있는을 클릭합니다.

내가 회로 오전에만 올해에 대한 그냥 연습 작업 레이아웃을 후에.

제안 사항에 대해 미리 감사를.

 
엔드 아니 그것은 하나입니다.예제에서와 differetial입니다 잡고 모든 회로를.

 
있다면 그것은 2stage ADC를 플래시, 그것은해야 빠른 ADC가, 그렇지?
많이의 노이즈가 신호에 한번에 수 있도록 그래서 것입니다 디지털 감각, 비 단일가가 종료된가이 때문입니다.
ADC의 경우 내에서 특히, 당신은 디지털 및 아날로그 분할 단일가 계속 작업을 종료, 여러분이 할 수만큼.분할 전원 공급 장치를 사용 스타 - 라우팅.마지막으로 모자 최대의 decoupling의 레이아웃과 영역을 공백으로 채우기 어떤

<img src="http://www.edaboard.com/images/smiles/icon_exclaim.gif" alt="감탄" border="0" />
 
안녕하세요, 사실은 신호가 무대 잡고 있으며 시료에 differetial에서 오는 변환으로 종료된 단일 칩,.모든 전환 단계 differetial있다 완전히.

제 12MSPS ADC가 응용 프로그램에 대한 대상입니다 우리는 안정적인 수준을 목표로 작업을 설계 MHz의 atelast 16.괜찮아요 회로를 작동 및 레이아웃 후에 거기에 문제가 있습니다.

내가 볼 수 있습니다 oscillations가에있다가는은 SHA을 somepoint 후.제가 일이 일어나고있는가 아니라 얼마나 확실.제가 앰프를로드 종류의 모든 chcked 있습니다.저기 관점입니다 방법은 그 설계부터 oscillations 들어가서 그것은하실 수 있습니다.그러나 레이아웃은 분명히 문제가 있습니다.나는 언젠가 후에 죽을 수도 있습니다 오전하려고까지 생각 몇 가지 촬영 여부를 초과 또는 진동 그렇죠.

 
아마 여유가 충분하지 않습니다.
당신이 시뮬레이션 -로 사전에 모자를 할 수 있습니다 기생.

 
엔드 아니 그것은 하나입니다.예제에서와 differetial입니다 잡고 모든 회로를.

 
내가 생각하는 crtical LSB가의 비교의 레이아웃과 매우 참조입니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top