G
gunturikishore
Guest
안녕하세요,
우리 회사가 (그것의 작은 회사에서 실제로) 조작 플래시 ADC가있어 2 단계 8 그것은 최악의 성능이 있어요.그들이 괜찮다는 말만 부탁한 디버깅, 성능은 회로 시뮬레이션을 그 때 참조하십시오.하지만 내가 입력이 문제에 그물의 시뮬레이션은 회로를 레이아웃 사후 회로를 버퍼.그것의 입력 램프 선형 특이 게재에 행동을 하나의 지점과 지점에서 다른 성능은 선형입니다 확인 (정확하게는 아니지만).
좀 더 파고려고 내가 perofrmance 전반에 걸쳐 가지고 와서 그것은 효과가 훨씬 확신을 어떻게 아냐 포인트 나.
입력 아날로그 신호 회로를 잡아 단결의는 버퍼에있는 이득 출력 및 opamp 것의 그것과 예제.하지만 철사를 inbetween이 두 회로에게 레이아웃입니다 횡단 약 8이 아닌 perpendiculalry을 전선을 중복 시계 마련, 버스로.얼마나 위에서 언급한 레이아웃 성능을 전반적 수있는을 클릭합니다.
내가 회로 오전에만 올해에 대한 그냥 연습 작업 레이아웃을 후에.
제안 사항에 대해 미리 감사를.
우리 회사가 (그것의 작은 회사에서 실제로) 조작 플래시 ADC가있어 2 단계 8 그것은 최악의 성능이 있어요.그들이 괜찮다는 말만 부탁한 디버깅, 성능은 회로 시뮬레이션을 그 때 참조하십시오.하지만 내가 입력이 문제에 그물의 시뮬레이션은 회로를 레이아웃 사후 회로를 버퍼.그것의 입력 램프 선형 특이 게재에 행동을 하나의 지점과 지점에서 다른 성능은 선형입니다 확인 (정확하게는 아니지만).
좀 더 파고려고 내가 perofrmance 전반에 걸쳐 가지고 와서 그것은 효과가 훨씬 확신을 어떻게 아냐 포인트 나.
입력 아날로그 신호 회로를 잡아 단결의는 버퍼에있는 이득 출력 및 opamp 것의 그것과 예제.하지만 철사를 inbetween이 두 회로에게 레이아웃입니다 횡단 약 8이 아닌 perpendiculalry을 전선을 중복 시계 마련, 버스로.얼마나 위에서 언급한 레이아웃 성능을 전반적 수있는을 클릭합니다.
내가 회로 오전에만 올해에 대한 그냥 연습 작업 레이아웃을 후에.
제안 사항에 대해 미리 감사를.