6:07의 PLL :주기 걸리고 감지기, 잠금 감지, 제발 9

W

wylee

Guest
, http://www.edaboard.com/viewtopic.php?p=597721#597721

회로를 추천 safwatonline에 의해,
http://www.edaboard.com/viewtopic.php?p=597721
# 597721 게시

잠금 감지, 들어

무엇이 문제 / 감지기 미끄러지고 (순환 사이클 슬립 감지기를 사용하는 단점 아래)로 연결되어있다?

1.어떤 거짓 탐지 수 있을까요?(예 : 동일한 클럭 위상 때 다르지만 주파수)
2.어떻게 accurrate 탐지기 무엇입니까?
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요

 
여기에는 두 가지 주제 :

1.잠금 감지
2.사이클 슬립 감지

위의 단일 슬립을 감지 회로.전표 탐지하는 데 사용됩니다

a.2 개의 주파수 사이 synchronious 전환 단계가 전표를 축적
b.the chargepump 이득의 증가 전표 speedup 일부 정착하는 경우 (단 1 슬립 감소 안정성) 축적

자물쇠 위상 잠금 감지 범위, 감도, ...의 다양한 거래가 서로 다른 회로를 사용

 
회신 safwatonline에서,안녕 wylee,
내가 dont 기본 작업을 제외하고는 잠금 장치 감지기에 대한 정보가 너무 많아,하지만 이곳은 어쨌든 무슨 생각입니다 :
사이클 걸리고 좋을 간단한 자물쇠를 감지하는 방법이있는 듯 보이지만 그것은 주요 단점의 CDR accuratly 유 유에 같은 일부 응용 프로그램에서 자물쇠로 감지할 수없는있다 UI의 측면에서 얻을 잠금 감지하고 단계로 전환이 필요
이 가치에 (그리고 그 반대도 마찬가지)에 따르면 allignment 루프,하지만이 아닌 아주 간단한 해결책을 만드는 반면 - 정확한 탐지에, 만약 유 정확한 탐지 전 카운터 메도 제안 싶어요.
어쨌든 정확하게 확인을해야에는 큰 신호 모델을 만들고있는 분명한 해결책이다 \ "Verilog를 사용하여 - 한 예를 들어 \"와,이 어쨌든 이루어져야합니다 \ "내 추측 \"PLL을 설계하는 동안 몇 가지 시뮬레이션을 할 경우 유
할 choosed로 유 그것은 아무것도 빨리감기에 여분 이상 \ '유 벌써 만들었어야이다 ur 모델에서 볼 수있는주기는 다음 잠금 감지기 걸리고.
그 죄송 못했다
\ 'T는 더 이상 도움이됩니다.
안부

 

Welcome to EDABoard.com

Sponsor

Back
Top