4 비트 CLA adder 도와주세요!

N

ninja8oi

Guest
나는 지난 몇 일 동안이 adder에 일했잖아을 컴파일하는이 일을 얻을 수없는 몇 가지 이유로 얘들아.나는 파일이 오류 : 줄 49 : VHDL 구문 오류; 예상치 못한 종료 -의 - 나가고있습니다.이것은 무엇을 의미합니까?어디서 찾을 수없는 오류입니다.

도서관은 IEEE;
사용 ieee.std_logic_1164.all;

CLA_ADDER 법인인가
포르 (에서 x0, 벤치,
그리고 x1, X2, X3 : std_logic;
y0, y1, Y2, y3 : std_logic;
c0 : std_logic;
s0, 에스원, S2는,은 S3 : std_logic);
최종 CLA_ADDER;

CLA_ADDER의
건축물은 동작입니다
신호 g0, G1, G2는, G3은, 문서, p1, p2, p3,를 C1, C2, C3에, C4가 : Std_logic;

시작

- 정의 G 조
프로세스 (에서 x0, 벤치,
그리고 x1, X2, X3, y0, y1, Y2, y3)
시작
g0 <=에서 x0, y0;
G1 <= 개 및 y1;
G2는 <= X2와 Y2;
G3은 <= X3와 y3;
- 정의 P
문서 <=에서 x0 또는 y0;
p1 <= 개 또는 y1;
p2 <= X2 또는 Y2;
p3 <= X3 또는 y3;
최종 공정;- 정의 C
프로세스 (g0, G1, G2는, G3은, 문서, p1, p2, p3, c0)
시작
에 C1 <= G1 또는 (p1과 c0);
C2 상태 <= G2는 또는 (p2와 (G1 또는 (p1과 c0));
C3에 <= G3 또는 (p3 있고 G2) 또는 (p3, p2와 G1) 또는 (p3, p2, p1과 c0);
C4를 <= G3 또는 (G3와 G2가) 또는 (P3와 P2와 G1) 또는 (P3와 P2와 P1과 G0) 또는 (P3와 P2와 P1과 P0과 C0);
최종 공정;

- 정의 S
프로세스 (문서, p1, p2, p3, c0,를 C1, C2, C3에);
시작
s0 <= 문서 xor c0;
에스원 <= p1 xor에 C1;
S2는 <= p2 xor C2 상태;
S3는 <= p3 xor도 C3;
최종 프로세스;
최종 건축 행위;

 
당신 라인 35 ")"에 싶었어.또한 "을; 라인 41에서"프로세스 ""후.라인 48에 "아키텍처"를 삭제해야합니다.아래의 코드를보십시오 :

도서관은 IEEE;
사용 ieee.std_logic_1164.all;

CLA_ADDER 법인인가
포르 (에서 x0, 벤치,
그리고 x1, X2, X3 : std_logic;
y0, y1, Y2, y3 : std_logic;
c0 : std_logic;
s0, 에스원, S2는,은 S3 : std_logic);
최종 CLA_ADDER;

CLA_ADDER의
건축물은 동작입니다
신호 g0, G1, G2는, G3은, 문서, p1, p2, p3,를 C1, C2, C3에, C4가 : Std_logic;

시작

- 정의 G 조
프로세스 (에서 x0, 벤치,
그리고 x1, X2, X3, y0, y1, Y2, y3)
시작
g0 <=에서 x0, y0;
G1 <= 개 및 y1;
G2는 <= X2와 Y2;
G3은 <= X3와 y3;
- 정의 P
문서 <=에서 x0 또는 y0;
p1 <= 개 또는 y1;
p2 <= X2 또는 Y2;
p3 <= X3 또는 y3;
최종 공정;- 정의 C
프로세스 (g0, G1, G2는, G3은, 문서, p1, p2, p3, c0)
시작
에 C1 <= G1 또는 (p1과 c0);
C2 상태 <= G2는 또는 (p2와 (G1 또는 (p1과 c0)));
C3에 <= G3 또는 (p3 있고 G2) 또는 (p3, p2와 G1) 또는 (p3, p2, p1과 c0);
C4를 <= G3 또는 (G3와 G2가) 또는 (P3와 P2와 G1) 또는 (P3와 P2와 P1과 G0) 또는 (P3와 P2와 P1과 P0과 C0);
최종 공정;

- 정의 S
프로세스 (문서, p1, p2, p3, c0,를 C1, C2, C3에)
시작
s0 <= 문서 xor c0;
에스원 <= p1 xor에 C1;
S2는 <= p2 xor C2 상태;
S3는 <= p3 xor도 C3;
최종 프로세스;
최종 동작;

 

Welcome to EDABoard.com

Sponsor

Back
Top