O
oscarodrigo
Guest
안녕하세요 모두에게
손으로 모든 정보가, 내가 ModelSim으로이 보여 좀 값이지만, 아무도 이러한 가치의 외부 파일 (물건처럼 할 포함하는 외부 파일에서, 그것에 필요한 읽기 테스트 벤치를 할 필요가 ? (32)? (49))이 나타납니다내가 시뮬레이션 테스트 벤치이있다 :인용구 :
도서관은 IEEE;
사용 IEEE.STD_LOGIC_1164.ALL;
사용 IEEE.STD_LOGIC_ARITH.ALL;
사용 IEEE.STD_LOGIC_UNSIGNED.ALL;
IEEE.std_logic_textio.all 사용;도서관 성병;
STD.textio.all 사용;엔티티 tb_suma_2입니다
최종 tb_suma_2;tb_suma_2의 건축물 test_bench입니다구성 요소 suma_2
포트 (
는 A, B : std_logic_vector (1 downto 0);
에 c : std_logic_vector (1 downto 0)
);
엔드 구성 요소;는 A, B,에 c : std_logic_vector (1 downto 0) 신호;시작
컷 : suma_2
포트 맵 (
a =>,
b => B가
C => C
);lectura : 과정변수 read_len : 천연;
변수 a_tmp, b_tmp, c_tmp : std_logic_vector (1 downto 0);std_logic_vector 텍스트 유형의 파일입니다;
vector_file 파일 : 텍스트 열 read_mode "suma.txt";시작endfile하지 (vector_file) 루프를하면서읽기 (a_tmp, read_len) vector_file;
a <= a_tmp;읽기 (b_tmp, read_len) vector_file;
b <= b_tmp;최종 루프;기다려;엔드 프로세스;최종 test_bench;
손으로 모든 정보가, 내가 ModelSim으로이 보여 좀 값이지만, 아무도 이러한 가치의 외부 파일 (물건처럼 할 포함하는 외부 파일에서, 그것에 필요한 읽기 테스트 벤치를 할 필요가 ? (32)? (49))이 나타납니다내가 시뮬레이션 테스트 벤치이있다 :인용구 :
도서관은 IEEE;
사용 IEEE.STD_LOGIC_1164.ALL;
사용 IEEE.STD_LOGIC_ARITH.ALL;
사용 IEEE.STD_LOGIC_UNSIGNED.ALL;
IEEE.std_logic_textio.all 사용;도서관 성병;
STD.textio.all 사용;엔티티 tb_suma_2입니다
최종 tb_suma_2;tb_suma_2의 건축물 test_bench입니다구성 요소 suma_2
포트 (
는 A, B : std_logic_vector (1 downto 0);
에 c : std_logic_vector (1 downto 0)
);
엔드 구성 요소;는 A, B,에 c : std_logic_vector (1 downto 0) 신호;시작
컷 : suma_2
포트 맵 (
a =>,
b => B가
C => C
);lectura : 과정변수 read_len : 천연;
변수 a_tmp, b_tmp, c_tmp : std_logic_vector (1 downto 0);std_logic_vector 텍스트 유형의 파일입니다;
vector_file 파일 : 텍스트 열 read_mode "suma.txt";시작endfile하지 (vector_file) 루프를하면서읽기 (a_tmp, read_len) vector_file;
a <= a_tmp;읽기 (b_tmp, read_len) vector_file;
b <= b_tmp;최종 루프;기다려;엔드 프로세스;최종 test_bench;