M
Maddin
Guest
안녕 모두,
내가 처음이 녀석이 문제를 실행하는, 그래서 모두 축하 밖으로 거기에서 몇 가지 조언을 필요할지 모르겠 네요
<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="윙크" border="0" />내 구체적인 질문에 대한 FPGA는 신호를 클럭입니다.나는 거기서 (매우 제한된 숫자) 전용 클럭 입력을 사용할 수 있으며 그 첫 번째를 사용해야합니다 알아요.만약 내가 서브를 사용해야하는 몇 가지 추가 클럭 회로를 FPGA에서해야하지만, 무슨 일이?난 다른 핀 입력 핀으로 구성된 사용해도 될까요?
낮은 클럭 주파수는 어떻게 처리되어야하는가?그들은 일반적으로 다른 더 높은 주파수 클럭을 동기화해야할까요?
마지막으로 하나만 더 질문 : 만약 내가 좀 더 낮은 주파수 카운터 (MSB는 간단한 카운터를 사용하여 고주파 클럭 downscale있다 "출력"시계)이며,이 신호는 몇 가지 다른 로직 피드를 찾을 수있습니다 addditional 클럭 신호로이 신호를보고 창이있습니다.문이 시계 이후로이 처리하는 방법과 같은 문제가 좋은 연습, 아닌 가요??
좋은 조언을 주셔서 감사합니다,
Maddin
내가 처음이 녀석이 문제를 실행하는, 그래서 모두 축하 밖으로 거기에서 몇 가지 조언을 필요할지 모르겠 네요
<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="윙크" border="0" />내 구체적인 질문에 대한 FPGA는 신호를 클럭입니다.나는 거기서 (매우 제한된 숫자) 전용 클럭 입력을 사용할 수 있으며 그 첫 번째를 사용해야합니다 알아요.만약 내가 서브를 사용해야하는 몇 가지 추가 클럭 회로를 FPGA에서해야하지만, 무슨 일이?난 다른 핀 입력 핀으로 구성된 사용해도 될까요?
낮은 클럭 주파수는 어떻게 처리되어야하는가?그들은 일반적으로 다른 더 높은 주파수 클럭을 동기화해야할까요?
마지막으로 하나만 더 질문 : 만약 내가 좀 더 낮은 주파수 카운터 (MSB는 간단한 카운터를 사용하여 고주파 클럭 downscale있다 "출력"시계)이며,이 신호는 몇 가지 다른 로직 피드를 찾을 수있습니다 addditional 클럭 신호로이 신호를보고 창이있습니다.문이 시계 이후로이 처리하는 방법과 같은 문제가 좋은 연습, 아닌 가요??
좋은 조언을 주셔서 감사합니다,
Maddin