11:41 가능한 JTAG 기계?

D

davorin

Guest
누구의 FPGA에서 가능한 JTAG 상태 머신의 일부 예를 본 적이 있나요?

나는 소스와 FPGA를 프로그램에 첨부 가능한 JTAG 프로그래밍 가능한 프로세서의 플래시로 외부 메모리를 첨부해 말해 ...

 
이것은 기존의 SoC 설계에 대한 경계를 스캔 가능한 JTAG 디버깅을 활성화하는 것입니다 ...

내가 프로그램을 플래시 .... 외부 가능한 JTAG CPU를 제어하는 시스템에 대한 실행 가능한 JTAG 의미

 
davorin 썼습니다 :

이것은 기존의 SoC 설계에 대한 경계를 스캔 가능한 JTAG 디버깅을 활성화하는 것입니다 ...내가 프로그램을 플래시 .... 외부 가능한 JTAG CPU를 제어하는 시스템에 대한 실행 가능한 JTAG 의미
 
정확히 ...의 FPGA TMS, tck, TDO 컨트롤 ...하지만 난 그게 .... 전에도 해본 적이없는 거 같거

 
당신은 조금도 당신이 무엇을하고 Davo 더 설명할 수 있습니까?.자사 프로그램에 대한는 Nios와 플래시 메모리 칩을 함께이 @ ltera인가요?.만약 그렇다면, 반드시 @ ltera 칩은 칩 같은 자일링스 JTAG 포트가 있습니까?.FPGA 핀과 다음에서 프로그래밍 될 수있다는 FPGA JTAG 포트에 연결되어있는 경우에는 FPGA로 JTAG 포트와 플래시 메모리가있다.스캔은 경계 안에있는 FPGA 핀과) 연결 핀이 (플래시 데이터, 주소 및 모든 컨트롤을 가지고

힘내

 
@ ltera의 FPGA에
의해 통제 가능한 JTAG 핀을 통해 다른 사람의 CPU보다 빠른 플래시 프로그래밍의 생각했는데 (오;

복사의 정렬을 통해 FPGA를 위해 가능한 JTAG CPU로 부착하는 ColdFire 플래시 플래시 첨부된 (O를;

어쩌면 작은
IP를 CPU 코어와 소프트웨어를 통해 가능한 JTAG 핀 컨트롤 할 더 ...

벌써 보드는 Nios에서 메모리 점멸 (O 소프트웨어;

 
당신 IEEE1149.1에 따라 desing 쓸
수있습니다
 
제발 다시는 "쓸모없는"게시 ...내가 가능한 JTAG와 방법에 따라 행동해야합니다 알고 ...

 

Welcome to EDABoard.com

Sponsor

Back
Top