1.25Ghz 클럭 125MHz 클럭을 어떻게 회로를 만들 수 있나?

A

asia

Guest
125MHz에 1.25Ghz로 125MHz 클럭 및 클럭 1.25GHz 무엇을 회로 만들 수 있나? 사람이 좀 PDF 파일을 줄 수 있습니까? 감사합니다
 
당신은 클럭 속도지만 추락을 증가하는 DLL 또는 PLL을 원할거야 훨씬 더 쉽습니다 : 나눌 카운터 회로가 그 일을 할 수 있습니다.
 
125 MHz의 용 - 125 MHz 이상은 squarewave 경우> 1.25 GHz의 하나는 또한 10 고조파를 필터링할 수 있습니다.
 
어떤 아날로그 방법은 125MHz에 1.25Ghz을 실현하기 위해이 있나요?
 
어떻게 1.25G에 125M에 DLL을 사용하는가? 당신은 0 20분의 1 이십분의이와 열 125M 클럭을 생성하는 건 아니 겠죠 ... 20분의 9 위상 변화, 그리고 이러한 클럭의 상승 에지에서 출력 클록 플립플롭하자? [인용 = amaccormack 정보] 당신은 추락 클럭 속도를하지만 증가하는 DLL 또는 PLL을 원할거야 훨씬 더 쉽습니다 : 나눌 카운터 회로가 그 일을 할 수있는 [/ 견적].
 
나는 방법으로 흥미로운 rfmw에 기술된 오전 (대한 MHz의 125 -> 1.25 GHz의 하나는 역시 필터링 수있는 고조파 열번째 125 MHz 이상은 squarewave가있는 경우) 당신은 좀 PDF 파일을 줄 수 있습니까? 고마워
 
squarewave가 열번째 고조파을 가지고 있지 않기 때문에 나도 궁금 해서요. ;)
 
이 솔루션은 아마 다섯째 고조파를 사용하는 것입니다 그리고 두번째 조화,이 배율 폭포 인치
 
그게 전부 오른쪽, 심지어 고조파, 이상적 squarewave에있는 것이 아니라 당신의 신호 파형에 따라, 심지어 고조파이 존재있을 수 있습니다. 하나는 단지 필터의 단일 배율 (x2) 플러스 몇 가지 (625, 1,250 MHz의) 요구 이후 Borber의 솔루션은 노력 가치가있을 것입니다.
 
난 다른 질문이 있는데 : 나는 1.25Gb에 대한 생각 / NRZ 신호들, recoveried 시계지만, 2.5GHz되어야하는 많은 예제 1.25GHz 왜?? 제가 잘못입니까?
 
이 게시물 거기서 방식을 받고 있습니다! 고조파 필터링? 당신의 신호에 대해 40dB 내려 약으로 디지털 칩의 잡음 플로어로 높이가 될거야 - 누군가가 실제로 작동 개략도와 올 수있다면 놀랄 것입니다. 1.25Ghz? 롤! 나의 투표는 PLL을위한 것입니다. 당신이 익숙하지 않은 경우, PLL은 주파수 및 위상 모두에 입력 클럭 일치하는 VCO를 드라이브 좀 폐쇄 루프 시스템입니다. Fout/10는 Fout = 10 * 핀하거나, 참조 주파수를 일치 전까지는 곱셈을 원한다면, 당신은 단순히 10 시까지 VCO 출력을 분할, 지금 시스템은 VCO를 조절합니다. 난 당신이 PLL을 모두 기본에 대한 Google 검색을해야한다고 생각하고의 PLL의 데이터 시트가 GHz의 신호를 생성할 수 있습니다 - 이것은 사소한되지 않습니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top