휴대용 애플 리케이션을위한 FPGA를 사용하는 것입니다? 2004년 20:41 9 월

E

eltonjohn

Guest
난 중간 범위의 FPGA의 대부분 (스파르타 3와 같은 다른)이 서류 : http://focus.ti.com/docs/pr/pressrelease.jhtml 티에서 오는 발견의 전원 requirments의 더 나은 아이디어가 갖고 싶어 ?
= sc02300 prelId.

여기에 FPGA를 사용하는 휴대용 솔루션을 위해 지금 어떤 신체가? ..어떻게 내가 권력을 유지 관리할 수있는 가능성이
낮은 ..모든 시대는 전력 소모의 FPGA에 게이츠는 같은 시간에 .. 스위칭의 숫자에 비례 알고기본적으로 솔루션의 휴대용 및 SoC 타입의 FPGA의 어떤 유형에 또는 구현 될 수있다 피하기 위해 몇 가지 ..

좀 봐 버텍스 II에 프로 ..이 칩은 작은로 그들이하는만큼 걸릴 수 10A
5월 1일 브이 !!!!!!!!!!!에서
그러니 질문에 인공 위성에 올려!
그래서 당신이 할 수있는 서류 조언??

 
FPGA를 학술적에는 여러 종류가있습니다.에 대한 공통의 FPGA 기반 - SRMA - 1을 사용하기 때문에 너무 많은 권력이 비용, 당신은 휴대용 장치에 그것을 사용할 수없습니다.시스템이 다운되면, FPGA에서 컨텐츠를 유지하는 곳은, 유한다 powful 백업 타자로 기기를 완비.휴대용 장치에 대해 일괄 의해 제한,
너무 어렵습니다.

 
덕분에 eltonjohn ...TI는 maerial 매우 유익하다 ...
난 전력 요구 사항과 관련된 자세한 아니라고 생각합니다.디바이스는 FPGA를 위해 .. conncted의따라서 유 SRAM을 통해 갈 것이다 기반 기술 ..그때 분명 전력 죄수.그리고는 아주 적합하지 위성 응용 프로그램에 대한 더있을 것입니다.내가
생각하는 스파르탄 - 3는 좋은 해결책은 ...

 
그럼 간단하게 제가 자일링스하여 xCell 저널은 2002 년 가을의 훌륭한 논문을 찾을 수없습니다. 그들은 많은 고려해야 그 isues 주소. 특별히
설계를 수행하여 스타일로 코딩을 제약하고 사용하지 않을 때 논리를 폐쇄 좋습니다. 음 경우
위치 : 당신이 한 번 더 큰 문제와 시간이 .. 이것은 큰 관심사입니다 제품 마감 반가웠 제약자일링스는 기본적으로 당신이 당신의 힘을 requiremets .. 충족하는 데 도움이 AMLIFY 물리적 합성 사용하도록 조언
하지만 단지에 대한 레코드 날 어떻게 처리해야 언급하자 :

* 시계의 수를 최소화하고 클럭 스위칭 버퍼
네트워크 커패시턴스
고주파 논리에 • 커패시턴스를 최소화
• 알통을 줄이기 위해 높은 활동 논리 길이 인터커넥트
높은 주파수를 액세스할 • 알통 메모리
• 불필요한 스위칭 및 제거 결함을 최소화했다.

 
난 아마 더 나은 솔루션은 EPLD 겠지.EPLD과보다 정상적인 전력을 덜 MaxII 르있다.그래서 당신을 위해이 칩을 맞는 경우를 볼 수있습니다.
안부 인사.

 
"그러니 질문 위성에 올려!
그래서 당신이 할 수있는 서류 조언??"

만약 유 우주 공간에 또 readiation의 효과를 보면 그들이 사용하고 싶습니다.
유 redhard 장치가 필요합니다.내가 그렇게 생각하지 않는 FPGA와 CPLD redhard 버전에서 사용할 수있습니다.
그들이 육체 버전을 사용하는 두 번째 생각 액텔의에서 할 수있습니다.
닭의 무릎

 
안녕하세요 여러분

매우 사실이다.아주 작습니다 FPGA를 개발을위한 시간은 필요에 따라 휴대용 desines을위한 최상의 솔루션입니다.전력 소비가 늘어나는만큼 우려하고있다 난의 ASIC에 비해 조금하지만 여전히 관리가 큰 consues이라고 말할 것입니다.안부
Ashish

 
안녕들,

난 당신을 아주 좋은 VHDL 저장할 수있는 전력이 얼마인지 / Verilog 코딩 스타일을보고 놀라게했다.물론 타겟으로하는 기술, 핵심 전압이 높을수록 더 중요하다.

난 telecomms Sp와 핸드헬드의 설계에 참여했습니다 (시) rtan3 장치.자일링스에서 나는 모든 물건을 사용 XPower 추정 나쁘지 않아.그것은 당신이 다른 디자인으로 저장할 수있는 권력의 거친 아이디어를 줄 수있다, 문제는 그것이.와 귀하의 시뮬레이터 열심히 ncd의 출력 파일을 사용한다는 것입니다

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="슬픈" border="0" />

물론 당신의 가장
친한 친구의 시계, 긴 청크로 동적 전력을 줄일 수 빈도를 줄일 수있을 것입니다.시계 ... uhmm gating 사람에 대해 이야기하자!그게 싫다면,하지만 당신은, 다시 한번 귀하의 신청서에 의존해야 할 수도있습니다.그레이 카운터 및 FSMs에 대한 코딩.아주 좋은 생각이 다른 FPGA를 플래시에 저장된 이미지가하는 것입니다 예를 들어, 특정 기능을 가진 이미지 등 그 ... 만약 한 기능을 가진 사용자가 프레스 버튼을 한 다음 다운로드하는 이미지, 만약 프레스 B는
같은 등등.

알다시피, CoolRunner 가족 전원에 대한 좋은 해결책을 배고픈 응용 프로그램입니다.하지만,
그것을 귀하의 신청에 따라 그들은, CoolRunner an 통신국에 적응 - 3 deframer 예를 들면 작은하는 기대하지 않는다

<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="충격" border="0" />안부,

- maestor

 
난 독일에서 왔어, 여기라는 잡지는 makt
& Technik (모든 새로운 발명품 및 공급 업체의 계획도, 모든 게 아주, 판매 사람들을 위해 더 짧은 트랙에서 계속 사용할 수 있지만 나쁜되지 않음)입니다.마지막으로 잡지에 (만약 내가 기억 오른쪽) eltonjohn의 질문에 대한 기사를했다.거기에 약간의 전력 소비량은 새로운 FPGA를 개발할 계획이다 중소 업체입니다.경우에는이 문서에 관심이있는 사람들이 (아마 5 명 이상)이 문서의 번역을 제공하고있습니다.날 오후 보낼 수있습니다.
, ep20k 안부.

 
안녕
내가 아는 당신이 할 수없는 높은 가격에게도 뿐이죠
FPGA를 함께
직업안녕

 
내가 얘기는 할 필요가
A FPGA를 소비할 수있습니다
때, switshed입니다 resetted 및 구성 절차를 진행 중입니다.
이 기간에 오히려, 그리고 에너지를 조금이지만, 짧습니다
전원 회로 이러한 A를 제공해야합니다.
다른 상황에서, 예를 들어, 자일링스는 확실하지 않습니다
올바른 구성.
방사선으로
다음 FPGA를 잘 보호하고 있으며, 그들은 면책 특권이있다는
진도 CPLD보다 1-2도, EEPROM이있다.

 
CoolRunner 좋은 선택, 감자에서 실행

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />
 
분명한 사실 아니다 ..첫 CoolRunner 매우 큰 하나의 작은에만 512 매크로 또는 12k 성문 ..의 상응하는 비용입니다만약 당신이 일을하지 않으면 그들은 POTATOS에 뛰어!그렇지 않으면 데이터 시트를 나타냅니다가 120MHz에서 3 볼트에 300mA가 필요합니다 .. 같은 시간에 사용하는 모든 세포그 일와트의
하지만 그것이 나타납니다 consuption 선형 전력이다. 그래서 위해서 그냥 작은 분수하거나 낮은 주파수를 사용해야 할 전력을 낮게 유지합니다.
그래서 CPU가 구현이 좋은 생각이 아니에요.
난 휴대용 애플 리케이션에 대한 particuliar Cpu의 FPGA에 구현 찾고 있어요.이 작동하지 않을 것입니다!
다음 ...

 
혹시 액텔의 FPGA는 봤어?

적어도 그들은 그들의 FPGA는 핸드헬드 기기에서 실행 언급했다.
어쩌면 새로운 시리즈는 올해 또는 Q1/2005도 나오는 것이 좋을 것입니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top