-"하는 방법 PLL이 loopwidth 시뮬레이션?

I

icsoul

Guest
행동 수준 또는 트랜지스터 수준에 있음.감사합니다! ~

 
안녕,

간단한 방법으로 (그리고 러프는 없지만 좋은)을 선형 PLL을, 모델의 전송 기능을 시뮬레이션할 수있습니다 추정치 (어느 단계에 대해서만 적용되는 입력 / 잠금 상태를 작은 단계로 편차에서 출력).
그렇다면, (1 - 양면) 대역폭 더 많거나 적은 장대 resp 동일합니다.주로 루프 필터 및 직류 루프 게인에 의해 결정됩니다 루프, 자연 주파수.(수식도 관련 교과서)에 사용할 수있습니다.

 
icsoul 썼습니다 :

행동 수준 또는 트랜지스터 수준에 있음.감사합니다! ~
 
안녕하세요 icsoul,

하나의 대안이 트랜지스터 레벨 시뮬레이션 루프 BW를위한 가치를 찾기 위해 주파수 변조를 사용하는 것입니다.
대부분의 시뮬레이터와 FM 수신 신호 소스를 제공합니다.
당신 (이)가 포함되어야합니다 demodulated 신호 주파수 편차 FM 수신 프로세스에 의해 단계에 의해 천천히 단계 VCO는 제어 신호 발생보고가 늘어납니다.
때 주파수 편차 demodulated 신호 대역폭을 루프에 도달하는 자사의 진폭을 변경하기 시작합니다.
LvW

 
왜냐하면 루프 대역폭은 AC 정의와 기본적인 PLL은 작업 시간이 이산, 가치가 특별한 기능을 PFD 값으로 변환하는 단계와 지속적인 차이점이다.

그래서 별도의 루프를 분석해야한다 :

1.확인 KVCO, 두 개의 서로 다른 VCO는 전압에서 VCO를 시뮬레이션할 수
2.KCHP 확인하려면 맥박이 현재 수준입니다

3.시뮬레이션 전달 함수

ChargePumpCurrent - "VCOVoltage

플롯 3 전송 기능.그리고 (KVCO 추가 / s 이상) * KCHP / 스케일 팩터로 (2 * 파이 * DIV).

어디 루프 게인 0dB했다 템입니다.

 
rfsystem 썼습니다 :

왜냐하면 루프 대역폭은 AC 정의와 기본적인 PLL은 작업 시간이 이산, 가치가 특별한 기능을 PFD 값으로 변환하는 단계와 지속적인 차이점이다.그래서 별도의 루프를 분석해야한다 :1.
확인 KVCO, 두 개의 서로 다른 VCO는 전압에서 VCO를 시뮬레이션할 수

2.
KCHP 확인하려면 맥박이 현재 수준입니다3.
시뮬레이션 전달 함수ChargePumpCurrent - "VCOVoltage플롯 3 전송 기능.
그리고 (KVCO 추가 / s 이상) * KCHP / 스케일 팩터로 (2 * 파이 * DIV).어디 루프 게인 0dB했다 템입니다.
 
인용 :하지만 난 당신의 방법을 작동하지 않을 것 같아.
당신은 당신의 방법을 만난 루프 대역폭을 받으 셨어요?물론,이 방법을 사용하여 BW를 가지고, 그렇지 않으면 내가 제안 would'nt.견적 : 나의 이해에 따르면,는 AC 분석을 특수 작전 지점의 얼굴입니다.
하지만 난 PLL을 위해 올바른 작동 지점을 드릴 수없습니다 AC 분석을 할 때 이루어집니다 잠겨있습니다.내가하는 AC 분석을 언급하지 않았고, 대신에 시간이 대 순수 시뮬레이션입니다.
......

rfsystem에 댓글 : ..... 그리고 기본적인 PLL은 작업 시간이 이산.
......

왜 기본적인 PLL은 작동 시간을 신중하게해야 이해가 안 돼요.우리가 얘기하던가에 대한 디지털 PLL은 뭐죠???

 
LvW 썼습니다 :인용 :하지만 난 당신의 방법을 작동하지 않을 것 같아.당신은 당신의 방법을 만난 루프 대역폭을 받으 셨어요?물론,이 방법을 사용하여 BW를 가지고, 그렇지 않으면 내가 제안 would'nt.견적 : 나의 이해에 따르면,는 AC 분석을 특수 작전 지점의 얼굴입니다.하지만 난 PLL을 위해 올바른 작동 지점을 드릴 수없습니다 AC 분석을 할 때 이루어집니다 잠겨있습니다.내가하는 AC 분석을 언급하지 않았고, 대신에 시간이 대 순수 시뮬레이션입니다.
 
마찬가지로 내가 그것을 언급한 내 답변 5월 9일 :
..

단계에 의해
주파수 편차 단계를
늘리십시오 ....
..
물론 이죠, 당신은 합리적인 가치에서 시작한다.

이용 방법 작성자 : 경찰의 종류합니까?

 
LvW 썼습니다 :

마찬가지로 내가 그것을 언급한 내 답변 5월 9일 :..
단계에 의해
주파수 편차 단계를
늘리십시오 ....
..

물론 이죠, 당신은 합리적인 가치에서 시작한다.이용 방법 작성자 : 경찰의 종류합니까?
 
안녕하세요 ICSOUL,
.

물론, 당신은 루프를 찾을 수 템도 맥 분석을
사용하여 시도할 수있습니다.
그러나, 귀하의 PLL의 모든 블록을하기 전에해야합니다 linearized이 경우이다.condition and for input/output signals which are phases.이상이 잠긴
상태에 대해서만 입력을 보유하고 / 어떤 단계가있습니다
출력 신호를 보낸다.일반적으로이 문제가되지 않습니다 -까지 내가 아는 한 - 모든 단위에 대한 경찰 예외로합니다.

만약 당신 배율 간단 선형 모델의 간단한 adder 경찰에 의해 대체됩니다.하지만 난 linearized 모델을 차지 펌프에 대한 무엇인지 모르겠어요.

당신은 선형 모델을 단계 차지 펌프 입력에 관한 있으세요?

LvW

 
당신은 자물쇠의 시뮬레이션을 실행하거나 PLL은 시간을 설정, 잠금 시간에서 루프 필터 대역폭을 계산합니다.

 
LvW 썼습니다 :

안녕하세요 ICSOUL,.
물론, 당신은 루프를 찾을 수 템도 맥 분석을
사용하여 시도할 수있습니다.

그러나, 귀하의 PLL의 모든 블록을하기 전에해야합니다 linearized이 경우이다.

condition and for input/output signals which are phases.

이상이 잠긴
상태에 대해서만 입력을 보유하고 / 어떤 단계가있습니다
출력 신호를 보낸다.일반적으로이 문제가되지 않습니다 -까지 내가 아는 한 - 모든 단위에 대한 경찰 예외로합니다.만약 당신 배율 간단 선형 모델의 간단한 adder 경찰에 의해 대체됩니다.
하지만 난 linearized 모델을 차지 펌프에 대한 무엇인지 모르겠어요.당신은 선형 모델을 단계 차지 펌프 입력에 관한 있으세요?LvW
 
인용 : 나는 PLL을위한 AC 분석을 모르지만이라도 오류가 발생합니다.
난 이유는 PLL은 시스템의 잠금 상태에서 AC 분석을 할 때 수행되어야 생각합니다.
하지만 난이게 얼마나 상태 (트랜지스터 레벨)을 잘하지 않습니다.
경찰이 귀하의 경우 (에 : CP)이 이후는 ac, 합리적인 분석 결과를 이끌 수 없다 비선형 장치입니다.
가장 좋은 방법은 선형 블록의 PLL의 모델을 만드는 것입니다.

선형 모델의 배율을 입력합니다 위상 감지기가 표시되는 다이어그램을 첨부합니다.
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
LvW :

당신은 정말, 감사합니다 도움이된다!

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />난 항상 트랜지스터 수준에서 PLL을 simulatie 싶어요.

당신이 차지 펌프 PLL을위한 실질적인 생각하십니까?

 

Welcome to EDABoard.com

Sponsor

Back
Top