크리스탈 발진기 시뮬레이션

R

rampat

Guest
=하지만,에 대한 단계를 적용 난 26MHz.When가 FS는 나는 크리스털 발진기 모델을 시도하는 진동을 underdamped 볼 수 loopI 개방 26MHz 한번 진동을 안정 루프를 넣어 위해 루프 폐쇄 회로에 집결하지 않습니다 모두 의미 난 이것에 대한 이유를 내게 말해 안된다니까요하시기 바랍니다 26MHz.somebody에 진동을의 지속 볼 수 있을까요?감사
rampat

 
얼마나 오래위한 시뮬레이션을 실행하는 당신과 무슨 단계는 최소한의 시간?그것은 시간을 시작할 수 있습니다 걸릴 더 오랜 시간을 oscillations가 시작 = - 문 높다.때로는 oscillations 도망 죽을 것 것입니다 그리고 변화의 위상으로 시작하는 증가, 충분히 오랫동안 그것은 시뮬레이션 수 없습니다 당신은 그것.

키이스.

 
안녕 키이스,

그래 난 시간 동안 그것을 실행하지 .. 난 1us =과 그럴 필요 1V의 단계를했습니다 제공하고 .. 10us에 출마했고 나 또한 실행 관찰 결정 후 oscillations이 죽어 나가조차 없는데 피드백 난 .. 어떻게하지만 어떻게 시간에 대한 시뮬레이션 단계의 시간?

감사
rampat

 
저기 크리스탈 발진기 시간 시뮬레이션 절대적인 최소의 엄지손가락을위한 중 규칙 : 시뮬레이션 모드를 적용의 시스템 질문 순환여 최소한 실행해야 결정에 요인이의 품질과 질문 =.
그런 다음, 모드 상태에 도달 지속하는 것이 좋습니다 2 또는 3 요소 적어도 시간 추가.

 
Rampat,

당신은 진동의 기간이 필요하게되었는지보다 작은 많은 때가 단계.그래서 26MHz은 내가 2ns 단계의 것이 시간 제안 당신이 만들 수있는 최대.거기서부터 시작을위한 클럭 사이클의 수를 방정식은로 발진기 그리고 방정식의 정확한 비례로 기억이 안 나는 질문 수 있지만, 만약 당신이 그것을 허용 10xQ 보는 당신이 특정한 공정하게됩니다.그래서, 7.7ms을 경우 = 질문입니다 사이클 20,000 허용 200,000.자네가 덜 수 있습니다 비트 아마 좀 거리가있는 - 나는 순간에 오전 공식을 정확하게 찾을 곳을 모르겠 네요.

키이스.

 
그래, 난 완전히 키이스 동의가 - 추천 비록 내 질문 (* 그가 권장 요소를 10도 불과 2 * 3 * 질문 .. 질문 최소로).이러한 목적 나는 ""정확한 수식을 의심하는 경우.

이 프로세스에 의해 사용하여 다음과 같이 "킥 스타트"최대 속도로하지만, 아마도 당신은 할 수보십시오.에, 1996 10월 전자 디자인,, 24 페이지 86 기여했다 이것은 제안에 ""아이디어 디자인.이것은 시작 원조는 나뭇잎과 시들어 떨어져있는 시간으로 구성되어 damped sinusoidal의 파형 발진기 "혼자".
이 신호는 주파수를 예상가 있어야 - 가능한 한 정확한.
전압면 그것은, 그것은 근거가 정상적으로 노드가 connectet 수.
노드의 경우 각 수 feeded로 할 수있는 그것이 현재의 소스를 선택합니다.
행운을 빕니다.

 
LvW 작성 :

그래, 난 완전히 키이스 동의가 - 그는 10 * 질문 (제 추천의 요소를 권장하지만 불과 2 * 3 * 질문 .. 질문은 최소한으로).
이 목적에 대해 "정확한 수식"입니다 있을지 의심.

 
회로 작동 방식 확인하는 데 사용할 나는 종종 비율 같은 결정에있는 증가 고사를 그렇게하니와 처음으로 감소 낮은 Q를.이것은 디자인을 전체 허용에 대해 빠르게 확인할 시뮬레이션 시간.난 큰 100X 것이다하다 저게의 100X는 작아 및 고사.내가 시뮬레이션을 최종 오전 할 만족 그럴께요.

 
내가 가진 행운을하지만, 가난한 사람들과 일반적으로했습니다했다 크리스털 발진기
조언이라도 그 시뮬레이터 설정 및 방법은 열쇠가 될 수 있습니다.

특히 시작할 때, 당신은 그렇게 될 수 높은 정확도를 필요로하는
그 구성 요소가 될 수없는 "무시"oscillatory 소문자
아니면 잔류물을 잃었 기계가 숫자.사다리꼴 방법은거야
낮은 전압에서 쓰레기의 많은 추가하거나, 기어를 수도 시도
오일러 방법입니다.

) 경우 방법이 드라이버는 공헌 (에있는 질문의 저항 그때 그 나쁜
시작 / 낮은 수준의 진동을 죽일 수 있습니다.그래서 히스테리 시스 것입니다.

그것은 소스 제어의 교훈적이고 수도를 모델로
먼저 채울 얻을 testbench가는 그리고 현실
회로.그것은 문제가 아니라 여러 황당한 있지 않은가
이는 더 어려운 그들 중 하나를 어떤 고정 수 있습니다하십시오.

 
안녕 rampat,

우발적으로, 내가 심판을 업 찾았 시작 발진기 기사 내용에 대한의 CMOS 더 좀 아마도 줄 수있는 시간을 참조하십시오 (. (4) 문서의) :

http://www.engineeringletters.com/issues_v14/issue_1/EL_14_1_8.pdf

 

Welcome to EDABoard.com

Sponsor

Back
Top