케이던스 1 / F 잡음 분석

U

Ugur Yegin

Guest
안녕하세요, 우리는 기본적인 전류 소스 로드된 NMOS 공통 소스 증폭기뿐만 아니라 억양의 0.35 기술의 조합 - A를 설계하고 우리는 최소 1 / F 소음에 대한 설계를 최적화하고 싶습니다. 나는 소음 시뮬레이션 잘 알고 아닙니다 때문에, 아무도 날 도울 수 : 1) 종지에서 정규 잡음 분석 (입력 노이즈가 condideration 고려하지 않습니다, 그냥 소음이 1 / F 소음을 제공) 증폭기에 의해 추가되거나합니까 그 열 및 주파수에서 축적된 소음? 2)는 누적 소음면, 어떻게 그냥 1 / F 소음을 어떻게해야합니까? 3) 어떻게이 값을 최소화하기 위해 최적화 도구를 실행할 수 있습니까? 내가 보기엔이 문제에 대해 도와 주셔서 감사합니다. 감사와 안부 Ugur Yegin
 
귀하의 회로에 잡음을 분석하기 위해서는 종지에 "소음"시뮬레이션을 할 수 있습니다. 이 시뮬레이션 회로의 여러 장치에서 기부 소음을 보여줍니다. 당신이 소음 시뮬레이션을하면, 노이즈 곡선을 플롯. 이 곡선은 우리가 교과서에서 보는 일반적인 잡음 곡선의 모양이있을 것입니다. 그것이 낮은 주파수에서 높은 것입니다 즉, 기하 급수의 거의 상수, 특정 F 후, 주파수를 통해 줄어 듭니다. 그 F는 노이즈 코너라고합니다. 그리고이 F 아래 노이즈는 1 / F 소음 되나하고 F 위의 모든 노이즈는 열 잡음이 되나이다. 당신은 주파수 대역에 걸쳐 통합 소음을 찾을 수 있도록 종지에 잡음 요약을 인쇄할 수 있습니다. 또한 소음 유형과 함께 주요 소음 기고자 장치를 표시합니다. "ID"는 열 잡음을 의미하고 "FN"1 / F 소음을 의미합니다. 당신은 그에 따라 자신의 열 또는 1 / F 소음을 감소 변경할에게 이러한 장치의 가로 세로 비율이 걸릴 수 있습니다. MCB
 

Welcome to EDABoard.com

Sponsor

Back
Top