케이던스 도서관의 유령보기

H

hmsheng

Guest
1. 이러한 도식, 기호, 유령, veriloga 등 케이던스 디자인에 세포의 전망을 몇 가지는 사람의 사용인지 말해 줄 수있다 유령 뷰 ? 만드는 방법 유령 뷰 ?에게 2. 나는 I / O 세포만을 스파이스 네트리스트 수 있습니다. 내 도식 디자인을 사용 싶습니다. 그래서 일부 핀이는 스파이스 네트리스트 파일을 corisponding와 함께 그것을 빈 설계도를 만들었습니다. 그런 다음 기호 세포를 만들었습니다. 그 후 나는 도식 설계 I / O 기호를 배치. 네트리스트를 생성하고 빈 I / O 셀 subcircuit의 defination가 가지고 있습니다. 그래서 빈 subcircuit의 defination를 제거하고 시뮬레이션을위한 향신료 모델 파일을 포함해야합니다. 그래서 네트리스트가 생성될 때 빈 I / O 셀 subcircuit의 defination의 생성을 억제하는 방법을 알고 싶어요?
 
1.spctre보기는 CDF 명령을 사용하여, 특정 블록의 유령 네트리스트를 포함시킬 수 있습니다.
 
[인용 = urobin] 1.spctre보기는 CDF 명령을 사용하여, 특정 블록의 유령 네트리스트를 포함시킬 수 있습니다. [/ 인용] 안녕하세요 ~ 당신은 더 정교한 수 있습니까? 내 생각했습니다 유령 (또는 HSPICE (D 또는 S), verilogA)보기 초등 부품 (다이오드, MOS)입니다, 그래서 그들은 기자의 netlister 또는 시뮬레이터에서 사용할 수있는 ...
 
안녕하세요, urobin 및 leohart은 둘 다 동의합니다. 더 많은 정보를 주시기 바랍니다 ...
 
안녕하세요 gunturikishore, 그 링크를 선택하지만, 유용한 아무것도 찾을 수 없습니다 ...
 
유령 전망은 그는 설계도의 포트를 정의 유령 시뮬레이터에서 사용됩니다
 
그 세포의 CDF를 수정해야합니다. 예를 들어, icfb / 도구 / CDF / lib과 편집에서 "ABC"에서 세포 anme IOBAR을 수정 ABC 라이브러리 및 유형 = 기반으로 셀 IOBAR합니다. (그렇지 않으면됩니다 손실 바로 근처에 icfb 이후). 당신은 매크로로 "IOBAR"로 이름 구성 요소 매개 변수를 추가할 수 있습니다. 시뮬레이션 정보 / 유령 필드에서 핀을 넣어. 그런 다음 적용됩니다. 다시 netlisting보십시오.
 

Welcome to EDABoard.com

Sponsor

Back
Top