G
giggs11
Guest
안녕,
두 FPGA를 사이 commmunication를 활성화하는 노력을 모두 받고
의 Stratix 1S40 the는 Nios의 Stratix 보드.하나의 칩은 구현
컨트롤러를하면서 다른 한 데이터를 구현합니다.나도 노력 오전
데이터를 제어 신호를 제공 - 칩은 컨트롤러에서 - 칩
그리고 데이터의 출력 - 칩 뒤로 검색
컨트롤러 - 칩.이를 위해, 나는 프로토 1 & 보드에
2 connnectors의 핀에 출력과 디자인의 입력을 모두 할당하고 표준 사용 가능 LVTTL 아이오.어떤 이유로 들어, 통신이 자리를 차지할 것 같지 않습니다.그후, FPGA 제품군 사이의 연결 케이블은 40 핀 Protos에 연결된 후 IDE를 통해 이루어집니다.모든 설정
내가 의사 소통을 활성화하려고 할 때 알고 있어야합니다
프로토 커넥터 핀 .. 통해?
감사합니다.
두 FPGA를 사이 commmunication를 활성화하는 노력을 모두 받고
의 Stratix 1S40 the는 Nios의 Stratix 보드.하나의 칩은 구현
컨트롤러를하면서 다른 한 데이터를 구현합니다.나도 노력 오전
데이터를 제어 신호를 제공 - 칩은 컨트롤러에서 - 칩
그리고 데이터의 출력 - 칩 뒤로 검색
컨트롤러 - 칩.이를 위해, 나는 프로토 1 & 보드에
2 connnectors의 핀에 출력과 디자인의 입력을 모두 할당하고 표준 사용 가능 LVTTL 아이오.어떤 이유로 들어, 통신이 자리를 차지할 것 같지 않습니다.그후, FPGA 제품군 사이의 연결 케이블은 40 핀 Protos에 연결된 후 IDE를 통해 이루어집니다.모든 설정
내가 의사 소통을 활성화하려고 할 때 알고 있어야합니다
프로토 커넥터 핀 .. 통해?
감사합니다.