S
sunilbudumuru
Guest
안녕 모두,
최상위 어떻게 입력 포트와 나 사이의 버퍼와 디자인 / O를 PADcells 디자인 효과.기본적으로, pls 경우 최상위 입력 포트와 I / O PADcells 사이의 버퍼를 추가하는 것이 좋습니다 알려줘?
디자인 (고객 제공) 이렇게 보이는 합성 후
모듈 XXXX는 (DQ, DR_STRN, .....);
입력 [125:0] DR_STRN;
출력 DQ;
.
.
BUF4X U1 (. (DR_STRN [0]),.부터 Z (n1));
BUF4X U2의 (. (n1]),.부터 Z (n2));
BUF4X U2의 (. (DR_STRN [1]),.부터 Z (n3));
...
...
/ / / / IOPAD CELL /////////
QCSSTL182SE_065U U_A2 (. PAD의 (n2),. 엑스 (n10));
...
...
endmodule
이러한 이유는 버퍼에있는 고객에 의해 제공하는 타이밍을 위반하지 않도록하는 것입니다.난 그 사람은 버퍼를 추가할 수있는 것 ","DR_STRN (위) 대신 "에서 [0]"n10있다.
위의 시나리오하시기 바랍니다 귀하의 전문 지식을 제공합니다 의견 / 제안.
안부,
선일 Budumuru.
최상위 어떻게 입력 포트와 나 사이의 버퍼와 디자인 / O를 PADcells 디자인 효과.기본적으로, pls 경우 최상위 입력 포트와 I / O PADcells 사이의 버퍼를 추가하는 것이 좋습니다 알려줘?
디자인 (고객 제공) 이렇게 보이는 합성 후
모듈 XXXX는 (DQ, DR_STRN, .....);
입력 [125:0] DR_STRN;
출력 DQ;
.
.
BUF4X U1 (. (DR_STRN [0]),.부터 Z (n1));
BUF4X U2의 (. (n1]),.부터 Z (n2));
BUF4X U2의 (. (DR_STRN [1]),.부터 Z (n3));
...
...
/ / / / IOPAD CELL /////////
QCSSTL182SE_065U U_A2 (. PAD의 (n2),. 엑스 (n10));
...
...
endmodule
이러한 이유는 버퍼에있는 고객에 의해 제공하는 타이밍을 위반하지 않도록하는 것입니다.난 그 사람은 버퍼를 추가할 수있는 것 ","DR_STRN (위) 대신 "에서 [0]"n10있다.
위의 시나리오하시기 바랍니다 귀하의 전문 지식을 제공합니다 의견 / 제안.
안부,
선일 Budumuru.