차동 페어에서 입력 CM 전압의 영향

J

jwcc

Guest
안녕하세요, 저는이 꼬리 전류 소스와 간단한 차동 증폭기의 이득에 입력 공통 모드 전압에 관한 질문이 있습니다. 지금까지 읽은 바로는, 회로의 차동 GM은 입력 트랜지스터와 꼬리 전류 (W / L)의 기능입니다. 이 방정식은 내가 공통 모드 입력 레벨을 증가 오전하면 차동 이득 내가 채도의 모든을 유지하는 것이 제공된 같은 유지 것을 의미합니다. 이 맞습니까? 내가 공통 모드 입력 수준을 높일 경우, Vgs는 정확, 증가합니다? 그것은 입력 트랜지스터의 GM을 증가하지 않는 이유는 무엇입니까? 입력 트랜지스터 쌍 증가 GM있다면 .... 그 회로의 게인을 증가하지 않는 이유는 무엇입니까? 왜 증가 입력 공통 모드 전압은 입력 쌍 (W / L) 증가와 같은 효과를하지 않는 이유는 무엇입니까?
 
, 간단한 조건을 고려하는 것이 아베 = GM * RDS, GM = 2Id/Vov, RO = 1 / (람다 * Id)을하므로 애버뉴 = 2 / (람다 * Vov). 이것에서, 우리는 이득이없는 ID가 결정됩니다 것을 알지만, Vov 수 있습니다. Vov는 W / L.로 변경
 
첫째, 회로의 GM은 입력 트랜지스터와 꼬리 전류의의 기능 (W / L)입니다. 올바른, 트랜지스터 바이어스 조건은 지속적으로 아르 제공됩니다. 즉, 귀하의 오버 값은 상수입니다. 당신은 razavi 텍스트 책을 그래프를 참조할 수 있습니다. 둘째, 또한 정확합니다. 당신이 공통 모드 입력 수준을 높일 경우, 차동 이득의 변화하는 필요가 없습니다 때문입니다. 차동 이득은 우리가 작은 여진이 입력에서 주어진 때 얻을 이득이다. 공통 모드 전압은 두 입력에 공통 전압이다. 모두 서로 다른 독립 있습니다. 셋째, 요점은 올바른 것입니다. 그러나 U가 Vgs, VDS도 변경을 증가하고 현재의 방정식에 정전류를 mainitain에 Vgs의 증가를 보상하면. 그러나 increse에 (승 / 패)은 다른 매개 변수의 독립, 그리고 GM 증가합니다. 내가 UR 의심을 해제 바랍니다.
 
답변 주셔서 감사합니다. 내가 지금 무슨 일이 일어나고있는 이해하게 된 것. I는 입력에서 공통 모드를 늘려 직접 Vgs을 증가하고 생각했는데 ... 입력 쌍 소스의 추종자와 Vgs처럼 행동하기 때문에 어떤 것이 진실이 아니라는 것은 상대적으로 일정하게 남아있을 것입니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top