질문"진짜

H

houly75

Guest
모두 안녕
내가 계측 Op 앰프에 대한 흥미로운 또 내가 어떻게 내가 Op 앰프 회로의 공통 모드 입력 임피던스 차동 입력 임피던스를 계산할 수있습니다 알고 싶은 것이다.

나는 심각한 기사 또는 어플 리케이션 노트 보여주는 방법을 안 커패시턴스 (저항을 Op 앰프의 입력 요소를 고려 실제와 Op 앰프의 입력 임피던스를 계산할 수있습니다) 찾을 수없습니다.

처음으로 Op 앰프 스테이지 간단한 미분 Op 앰프입니다 :<img src="http://img26.imageshack.us/img26/8405/diffopamp.jpg" border="0" alt="op amp real input impedance" title="진짜 Op 앰프 입력 임피던스"/>내가 어떻게 Op 앰프의 임피던스는 고려와 일반적인 입력 임피던스를 계산합니까?차동 임피던스와 동일?

두번째 단계는 인스 트루먼트 무대입니다 :<img src="http://img710.imageshack.us/img710/5167/fulldiffopamp.jpg" border="0" alt="op amp real input impedance" title="진짜 Op 앰프 입력 임피던스"/>같은 질문을 ...

여기에서 발견한 상응하는 회로입니다 그물<img src="http://img710.imageshack.us/img710/47/realopampinput.jpg" border="0" alt="op amp real input impedance" title="진짜 Op 앰프 입력 임피던스"/>덕분에 여러분의 도움과 미안 불쌍한 내 영어에 대한 많은

 
봐, 모든 어디 U 공통 모드 입력 임피던스를 찾으려면은 U 모두 v1이나 & v2를하고 회로를 분석하고 두 동등한 직류 전압을 적용해야합니다. (년 image1 수술 안 전압을 그렇게 열려있는 것이다.과 CM 임피던스 2Zcm입니다 | | 2Zcm. image2에서 : Zd1 & Zd2 & R0의 전압을 0과 CM 임피던스되며 image1됩니다.)은 diff 찾아낼 수있습니다.모드 임피던스 더 볼륨입니다!내가 image1 그것입니다 : 2Zcm | | ((1 AB의) 수술. B 조 = 피드백 요소 = R2는 / (R2는 R1) 기억 해요. 난 u이 책이 : Microelectronic 회로 - 아델 S. Sedra, 케네스 C. 읽어 보시기 바랍니다 스미스. 그것은 최고입니다!

 
귀하의 재미있는 답변 Aomidee 안녕, 그리고 고마워.
그럼 제가 질문을 먼저 설계도, 난 그냥 한 발언들을위한 (아마도 바보 같은 ..)를 가지고, 당신이 수술, 그것 때문에 R1의 R4의 임피던스와 동일합니다 그것에 아무런 전압했다?

2 이미지, 난 괜찮 아요.

차동에 대한 당신 말이 맞겠죠하지만 차동 입력 임피던스를 찾을 방법은 무엇입니까?

도와 줘서 고마워

추신 : 책은 흥미 롭지만 나도 궁금해 해요 만약 내가 같은 물리학 용어 아날로그 회로의 설명이 아니었 으면 아마 microelectronic 책을 발견, 나는 아날로그 레퍼런스 책을 선호하는 말은 ...아마도 제목 도서의 내용이 반영되지 않을 수있습니다 ...?

 
1 - 그것 때문에 (R2/R1) = (R3/R4).다른 말로하면, 우리는 그것을 DC 전압을 적용하려면, 그것을 수있다는 ac 필요가 없다지만 동등하게 v1이나 & v2는 좀 그래서 우리는 두 개의 입력 opamps.Note의 노드에서 동일한 전압이 같은 전압 디바이더있다.
2 - 차동 입력 임피던스를 찾으려면, 우리는 지상 ()없이 임피던스의 양을 계산의 V1 & V2는 전체 신호 소스를 적용한 감각 신호!feedbacked 회로에는 2 가지 방법 : (1) KVL / KCL (2) 우리가 처음 의견을하지 않고 회로를 분석해야합니다, 그리고 분리 / 위치 케이 = 1 번식 AB.If U 의견에 대해서 잘 모르겠 먼저 책을 읽고 !
- Microelectronic 회로 (Sedra) 포괄적인 참고 문헌 단지 디바이스 비트 그것이 책은 전세계의 좋은 대학에서 아날로그 물론 교과서 알고 흥미로 운데 그것의 주요 인자에 대한 아날로그 회로 (설명에 대한 실제 기준)입니다 .

 
안녕하세요
고마워, 당신은 나를 설득 완료!

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />

내가 책을 구입하는거야.
설명의 보완 주셔서 감사합니다.올린날짜 1 시간 6 분 후 :다시,

내가 AD620의 데이터 시트에 대한 또 다른 질문이있습니다.그들은 언제 차폐된 케이블을 사용하여 공통 모드 거부 향상 솔루션을 제시.어떻게 동작 하는지를 이해하지 못하면, 데이터 시트에서 그들은 AD548 이미 케이블의 커패시턴스의 영향을 최소화하기 위해 지정 ...하지만 어떻게 ...?당신이이 방법을 알고 계십니까?
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 

Welcome to EDABoard.com

Sponsor

Back
Top