질문에

A

airace

Guest
안녕하세요 .... 제가 무선랜 애플 리케이션을위한 모든 DAC는 설계 ...
난 .... DAC는 한 가지에 대한 이해를 MSPS의 속도로 qouted ... 그리고 또한 DAC는 시계 Fclk에 대한 데이터에 지정되어
- 시트 수 아니에요 ..
.. 어떤 주파수를 샘플링 용어

질문 : 왜 Fclk & MSPS 사이의 관계는 ...
내가 한 번 더 용어 : 업데이트 빈도가 .... 어떤 종류의 영혼이 .... 어떤 빛을 던져줄 봤어

내가 무엇을 ... 또한 DAC는 대한 이해가되지 않는 주파수를 샘플링으로 혼란 스러워요 ()가

안부,

 
내가 무엇을 알고, 그들은 서로에게 comform한다.1MSPS는 1MHz Fclk의에 해당합니다.또한 업데이트 속도입니다.이 DAC는 내가 사용하는 광고에서입니다.

안부

 
샘플링 주파수를 나타냅니다 DAC는 얼마나 빨리 업데이 트의 출력.DAC는 대개의 클럭 주파수가 있기 때문에 대부분의 DAC는 각 전환에 대해서만 하나의 클럭 사이클을 가지고 샘플링 주파수와 동일합니다.만약 전환이 일부 DAC는, 두 개의 클럭주기가 걸립니다 (8 비트 DAC 16 - 예 - 비트 입력 데이터 버스) Fclk 다음을 두 번해야한다.

 
하지만 일부 안개 ... 고마워요
..... 정리할 한가지 더
... 특정 DAC는 내가 SFDR을위한 명세보고있다

SFDR, 400 MSPS, Fout = 100 MHz의 주파수 ........ 그럼 업데이 트와 동일합니다 MSPS 경우, 샘플링 주파수와 같은 Fclk = ....... 무슨 Fout로 ...

그것은 내가 처음에
.. 헛갈리고이 너무 많은 조건입니다

감사합니다

 
Fout입니다, 제 생각에, 변환된 신호의 주파수.Nyquist 정리, 샘플링 주파수에 따르면 적어도 두 신호 주파수를해야한다.따라서 샘플링 주파수 Fclk의 차이를 못 뜨고, Fout.

 
헤이 SFDR Spurious 다이나믹 레인지 주파수 ... 그게 뭔지 유 근래 표시하지
않습니다 ...

들으

 
SFDR = Spurious 무료 동적 범위 (즉, 동적 범위 가짜 신호도 회계)

Fout = 100MHz 난 그렇게 믿어 위의 그림은 신호 주파수에 샘플 측정을 나타냅니다.다른 샘플링 속도를 위해 SFDR eneral 변경 있음.

네이선

 
네 SFDR 샘플링 주파수에 따라 달라집니다 .... 그것은 기본적으로 높은 반사 효과로 인한 고조파 / Nyquist 위의 밴드 신호의 전력의 비율입니다
그리고 그 이유는 내가 'F'라는 - 주파수,하지만 ..... 문학에서 발견되는 어떤 휴즈는 지적이 네이선 / 올바른 ......이다

 
직접 디지털 합성에 대한 SFDR 종종 지정됩니다.

당신은 당신이 생성하는 신호보다 높은 샘플링 속도에서 사인파 - DAC는 신호를 생성합니다.
그래서 생성된 사인파 - 신호 예를 10MHz입니다.그래서, 당신의 샘플링 - 속도의 말을하게 될 수있습니다 100MSPS (> 2 * 10MHz : Nyquist)
SFDR 전원 - 10MHz 신호와 높은 박차를 사이에 차이가있습니다.예를 들어 귀하의 앨리어싱에 박차를 가할 수있는 100MHz.

 

Welcome to EDABoard.com

Sponsor

Back
Top