진폭

S

saurabhmimani

Guest
안녕 모두,
내가 맥박 QPSK 송신기 용의 FPGA에 구현하는 것이다 난 형성을위한에는 FIR 필터의 설계, 제 교수 루트를 사용 진폭 보상과 코사인 필터를 제기 말해 줬어.나는이 진폭 보상 윈도우 같은 혼란 스러워요, 아니면 다른 문제입니다.

날 안내 plz.
감사합니다.

 
그 사실이 이번 사건에 대해 교수 진폭 멀티 있다고 생각한다.루트 코사인 필터는 신호의 전체 전력을 전달하지.당신 1/norm에 multiplay 필터 응답 (아), 언제 h - impuls 필터 응답해야합니다.

 
거기 sinx / DAC는이 진폭 그 왜곡에 대한 보상이 필요합니다
x 왜곡 생각하지만, 어떻게 RRC 필터에 보상이 진폭을 구현해야할지 모르겠다.

귀하의 답변에 감사드립니다.

 
흠 ..당신은 수동 RRC 필터있다.하지만이 시점 멀티 계수에 대한 저항과 함께 예를 들어, 운영 앰프 몇 가지 앰프가 필요합니다.

 
saurabhmimani 썼습니다 :

거기 sinx / DAC는이 진폭 그 왜곡에 대한 보상이 필요합니다 x 왜곡 생각하지만, 어떻게 RRC 필터에 보상이 진폭을 구현해야할지 모르겠다.
 
답장을 보내주셔서 감사합니다.
좀 더 자세히 설명해 보상하므로, 왜 필요하며 어떻게하는가도 될까요?

 
sinx / DAC는 인치 x 왜곡 ISI,주는 보정 필터가 필요합니다.
당신은 다른 방법으로 그것을 계산할 수있습니다 : 분석,, MATLAB에서 사용 FDAtool 왜곡 시뮬레이션 및 정정은 이퀄라이저를
사용하여 ...

 

Welcome to EDABoard.com

Sponsor

Back
Top