주파수 caluculation에 관한

K

kotta

Guest
하이 모두 다음, 1 회신해 주시기 바랍니다. 디지털 회로의 작동 주파수를 caluculating 동안 일반적으로 "두 flipflops을 고려의 뒤에 이유는 무엇입니다." 안부의 sreedhar
 
"두 플립 퍼?" 먼저 계산을 설명할 수 있습니까??
 
그것은 레지 지연 UR goint O 계산할 등록 않아! U 우리가 디지털 디자인 1 경로의 4 가지 유형이있는 경로 지연을 계산해야합니다. 레그 2 레그. 레그 3 핀 수 있습니다. 레그 4 핀. 당신의 디자인에 이러한 4 가지 경로 사이의 지연을 계산해야하므로 핀으로 핀. 디자인의 대부분에 우리는 등록 지연에 등록을 계산합니다. 하지만 우리는 지연의 나머지 레그로 등록 지연 어떤 타이밍 위반 밖으로있는 회로 작업 앙빠쓰로도 것을 염두에두고있다. 이에 대한 자세한 정보가 필요하면 알려주십시오.
 
당신은 신호가 다른 기능 회로 ... 또는 할만큼 두 레지스터 사이에 전파되도록 있고, 시계의 가치를 잡을 정도로 오래 걸리지 않을 것이며, 그것은 레지스터의 다음 단계로 이동하지 않습니다 .. 당신은 그 두 레지스터 사이의 가장 큰 지연 경로보다 클럭 기간을하는 이유. 그건 ..
 
항상 시스템의 운영 주파수를 알아낼 최악의 경로 (긴 경로)를 고려합니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top