주파수가 높은 어떤 확인하는 방법이 시계?

L

littlefield

Guest
이 시계는 한 clocka이고, 다른 하나는 clocka의 주파수 clockb보다 높으면 내가 그들의 주파수를 모르는 clockb이며, 출력은 '1 '어떻게 verilog에서 구현하는 것입니다?
 
각 클럭의 상승 가장자리를 계산합니다. 미리 계산에 도달하는 첫 번째 높은 주파수이다. 다른 방법이있을 수도 있지만 그것이 작동해야하고 verilog의 기초를 안다면 그것은 코드를 쉽게한다.
 
등록 출력이나 조합 출력입니까? 경우 등록 출력, 나는 시계를 선택합니까? 조합 출력한다면, 그것은 결함을 가지고
 
안녕하세요 ... 내 솔루션은 단순하게 할 수 있다고 ... 시계 모두 N - 비트 카운터를 ... 동시에 카운터를 모두 시작 ... 오버플로우는 카운터 리셋 중 하나 카운터 모두에 발생 때마다 ... 오버플로 연결 colck 가장 빠른 ...이 오버플로 다른 오버플로가 발생할 때까지 더 빠른 클럭을 알 수 있도록 플립플롭을 설정하는 데 사용할 수있는 ...
 
멋진 아이디어 lordsathish, 그러나 당신은 THS 솔루션은 많은 지역 소비 솔루션입니다 생각지 않는다?
 
[인용 = master_picengineer] 나이스 아이디어 lordsathish,하지만 당신은 THS 솔루션이 많은 지역 소비 솔루션입니다 생각지 않는다? [/ 견적]가가 낮은 지역을 소모하는 더 나은 방법입니다 ...?
 
이 카운터를 만들 카운터 카운트 후 10 일 (또는 일부 숫자지만, 2보다 큰이 시계가 동시에 triger되지 않을 수도 있습니다해야하기 때문에)과까지 큰 어떤 한 결정하는 2 개의 카운터 출력 값을 비교하자. 경우 (clka'event 및 clka = 1) 다음 cntra
 

Welcome to EDABoard.com

Sponsor

Back
Top