주일 씩 : 높은 전압의 ESD 구조를 설계하는 방법

S

staric

Guest
정전기의 붕괴보다 큰 전압 20V이다.그러나 프로세스의 Vgs보다 작은 5V의입니다.그리고 20V Vds 감당할 수있습니다.
고려 또는 디자인의 ESD 내가 어떻게해야합니까?
무슨 MOS 구조의 ESD 다이오드의 ESD struture, 그리고 자신의 장점과 단점의 차이점은 무엇입니까?

 
당신이 첫째로 ESD 보호 개념을 알려 줘야 할 것.
난 당신이 아래에 두 권의 책을 공부하고, 제안

ESD가 실리콘 집적회로, 제 2 판에
Ajith Amerasekera, Charvaka Duvvury
http://www.edaboard.com/viewtopic.php?t=47581&highlight=esd



기본의 ESD 및 I / O 디자인
산자 Dabral, 티모 멀로니는로
http://www.edaboard.com/viewtopic.php?t=80413&highlight=esd

 
staric 썼습니다 :

정전기의 붕괴보다 큰 전압 20V이다.
그러나 프로세스의 Vgs보다 작은 5V의입니다.
그리고 20V Vds 감당할 수있습니다.

고려 또는 디자인의 ESD 내가 어떻게해야합니까?

무슨 MOS 구조의 ESD 다이오드의 ESD struture, 그리고 자신의 장점과 단점의 차이점은 무엇입니까?
 

Welcome to EDABoard.com

Sponsor

Back
Top