전압 시프터 회로

K

kathalebm

Guest
안녕 모두, 그 중 긍정적인 전압을하거나 한 번에 읽을 수있는 부정적인 FPGA에서 작업입니다. 내가 읽어 본 FPGA를 사용하므로 중 + / - 전압, 내가 +했습니다 가치 - 봤어요 전압을 이동의 생각. 내가이 일을하는 데 사용할 수있는 회로를 모르겠어요. , 누군가가 나를 수 있도록 도와 주시기 바랍니다. 미리 감사드립니다.
 
어떤 두 개의 입력 전압있는 FPGA에의 I / O를 전압은 무엇입니까? 키이스.
 
[견적 = kathalebm; 858056] 역시 긍정적인 전압을하거나 한 번에 제외 읽을 수있는, 내가 FPGA에서 조사 중이고 모두 안녕하세요. [/ 견적] FPGA에 나만 그렇게 입력에 긍정적인 가치관을 받아들일 수있다 당신이 읽고되지 FPGA에서 실제로 읽을 수 있는지 뭘 원하는지 설명하는 가정합니다. 당신,이 전압의 소스 및 그들의 자연에 대한 자세한 정보를 제공해야하는지 등을 알렉 스의 예상 값 이러한 펄스은 다음과 같습니다
 
[견적 = keith1200rs; 858064] 무엇이 입력 전압이고 무엇 FPGA에의 I / O를 전압인가? 키이스. [/ 견적] 안녕 키이스, 정말 고마워요 답장을 보내주셔서. 나는 퓨전 484 - 부정적 또는 긍정적인 전압이있을 아날로그 신호를 측정할 수있는 간단한 샘플링 오실로 스코프를 만들기 위해 FPGA에 사용하고 있습니다. 내가이 / FPGA에 대한 O 채널은 한 번에 하나 + 또는 - 봤어요 봤어요 전압을 측정하도록 구성할 수 있습니다. 기타 부품 (샘플 및 보류) 나는 5V의 작업할 수 있습니다 사용하고 있습니다. 그러므로 나는 그 범위는 - 5V의에 +5 V의 것으로 신호를 클립과에 - 봤어요 전압을 시프트 +했습니다 싶었어요. 당신이나 다른 어떤 그것에 대해 이동하는 방법에 대한 아이디어가있다면 높은 기여에 오신 것을 환영합니다. 미리 감사드립니다. 베냐민
 
내가 퓨전 FPGA를 모르지만 난 당신이 범위뿐만 아니라 변화를 줄이기 위해 원하는 것을 말할 것입니다. 그래서, - 5V의 입력이 0V가 될 것이다, 0V 입력과 2.5V 될 것인가 5V의 입력 예를 들어, 5V의에있을 것입니다. 이 【URL = "http://en.wikipedia.org/wiki/Operational_amplifier_applications # Differential_amplifier"]에 비슷한 차동 증폭기 [/ URL】 키이스.
 

Welcome to EDABoard.com

Sponsor

Back
Top