전류 모드 벅 컨버터가 어떻게 안정을 위해?

R

rockycheng

Guest
안녕하십니까,

내가 현재
- 모드 벅 컨버터의 안정성에 대한 몇 가지 혼란이있다.

질문 1 : 현재 모드에서 출력 전송 기능 가을 당 20 또는 10 40dB 제어 무엇입니까?만약 그게 20dB/decade, 왜 우리는
오류 앰프를 보상해야합니까 (추가하려면 영)?

질문 2 : 명령에서 "난 그냥 평방 미터의 슬로프 엠씨 진입로 보상보다 큰 절반 냔은"서브 - 고조파 진동을 제거하는?엠씨의 상단에는 어떤 제한이 있습니까?

난, 전류 모드 컨버터를 만든
적이 있지만 문제가 될 것으로 보인다.언제 내가 듀티 사이클 0.5보다 큰, 안정 안을 (그림 참조)하시기 바랍니다.듀티 사이클을 0.5 이하로 할 때, 그것을 확인합니다.
당신이 어떤 종류의 문제라고 생각하십니까?이후로 나도 잘 이해가
안 해요 BTW, 나는 매우 신중하게, 루프 안정성을 고려하지 않았습니다.만약 당신이 날 돕는 것이 아주 좋은데!감사합니다!
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요

 
1) 전류 모드는 하나의 기둥으로 인해 하중과 법원, 그리고 또 다른 오류 앰프 (통합)로
인해 극.따라서 당신은 십자가에 -20dB/decade에서 제로 필요가 없어요.
2) M2를 어떤에서 인덕터 downslope, 기본적으로 동일한 Vout 떨어지는 속도가 /


당신도 당신의 Vout 또는 귀하의 최저 제한하거나 당신은 귀하의 기울기 보상은 매우 클 수있다는 뜻 진입로 수량 생각이 마지막이 매우 큰이 필요하다.만약 당신과 안정 전압 모드처럼 행동하지 않을 것이다 너무 많은 언덕 변환기 보상, 액정에서 두 기둥을 돌려주고있다 그러나, 낮은 인덕터 downslope의 경우에는 (패 대형입니다)라고합니다.엄지손가락의 좋은 규칙 슬로프 보상 한도의 가치가 현재의 절반을하는 것입니다.

귀하의 그래프에서, 큰 펄스 / 쇼의 특징은 작은 파동.40us에서 페이드를 시작으로 쇼도 잘못하고, 귀하의 보상 supsect하지만 루프를 불안정으로 인해 다시는 아마 또 다른 원인으로 인한.

귀하의 경사면 comp을 확인하기 위해서는, 어디 그냥 고정 전압 보상 드라이브는 개방형 루프 시뮬레이션을 실행할 경우, 당신이 안정된 상태로 더 쇼와 함께 정착해야하는지 확인합니다.

 
현재, i 스위치 전원에서 전류 모드 제어를 공부하고 있어요., UA는 튜토리얼 유 드려 도와 주길 바래요!
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요

 
Electronrancher,

답장을 보내주셔서 감사합니다!무슨 "쇼"는 무엇인가요?난 진입로 보상 대신 고정 전압을 사용했습니다.그것도 안정 아니에요.나는 그것을 합리적, 고정 전압 이후 생각을 보상없이 동등한 것으로 보인다.그런데 당신 말처럼 어쩌면 난 개방형 루프 시뮬레이션 실행하지 않은 내 잘못이다.어찌해야할지 모르겠어요.
huojinsi,

신문을 가져 주셔서 감사합니다.나는 그것을 읽어 봤습니다.내가 페이지 6에 관심이 있어요.그것은 "1 위의
말한다 /
6-2 / 3 스위칭 주파수, 출력 전송 기능을하는 컨트롤 -2 슬로프에서 다시"가을에 시작하지, 우리가 화합의 이득 주파수 아래 1 / 6은 전환의
확인한다는 의미는 주파수?아니면 루프가 안정되지 않을 것입니다.하지만 뭐 -1과 -2 사이 코너 주파수를 측정하는 구체적인 방법은 경사가 무엇입니까?그리고, 난 전혀 몰랐어요 화합하는 방법을 정확하게 이득 주파수를 찾습니다.

 
현재 - 모드에서는 경사가 달러 -1입니다.그러나 귀하의 erro 앰프 이후 제로 필요는 낮은 주파수를 높게 유지하는
데 필요한 게인 장대했다.

변환기를 만들 것입니다 너무 많은 보상을 추가 슬로프처럼 작동 전압, 전류 모드 대신 하나의 모드.

Suharmonic socillation (쇼) 펄스를 보충, 하나 이상, 다음, 짧은과 너무에, 그래서 그것을 진동의 스위칭 주파수에서 절반의 기간을 의미합니다.이후 의무 - 사이클에서 50 %, 사실은 여러분의 작품을
그 시점에 그
쇼 발생 변환기 나타내는 것이 확인을 통해 발생합니다.

하지만 당신은 진짜처럼 보이는 루프 게재하는 오류 앰프 출력 진동으로,도 나옵니다., 전류, 입력 전압이 높은 것이다 아마 이후 일부 기생 커플링, 높은 전류로 인해입니다; 모두, 이후 50 %에 도달하면 의무 -주기 낮습니다.
난 아주 신중하게 레이아웃을 확인했다.

측정 루프 이득
- 위상 분석기, HP4192A, 장비의 비싼 조각 같은 이루어집니다.이것은 작은 저항 저항으로 시리즈에서 최고의 구분선 (10월
22일 옴)로 이루어집니다.the anlyzer에서 온 신호가이 작은 저항에 걸쳐 변압기 밞고 aplied입니다.신호가있는 접지에 대해이 저항의 각 끝에 측정 : 전원 공급 장치의 출력 측은 Test 채널과 다른 측면은 심판 채널입니다.이 분석기는 다음 않으면 20 로그
* (테스트 / REF) [dB의] 당신도 위상 차이를 측정합니다.이 효과적으로 당신이 비록 폐쇄 루프, 전원 공급 장치가 정상적으로 기능하도록 "개방형 루프"를 측정할 수있습니다.(이 저항과 작은 신호 mV 범위의 수만에있는)을 기억하십시오.

소위 - 크로스 오버 주파수 전화가 어디
0dB 게인입니다.여러분은 악기의 커서를 이동하여.그 시점에서 두 번째 곡선에서 "위상 마진"을 읽어보십시오.

 
이것은 시뮬레이션, 그래서 아마가 아니라 레이아웃 문제입니다 - 아직은.당신이 옳아요 그 쇼 = Subharmonic 진동.만약 안정되지 않습니다 루프 전류 감지 루프를 볼 수 있는지 안정 어려울 것이다.정말 같이 루프에서, 전류 감지,와 PWM 비교하여 스위치를 실행하려고한다.

난이 일을 할 때, 나는 고정 전압과 전류 제한 얻기 위해 알려진 "COMP"노드 드라이브 - 내 권력 경우 GM은 (비율주기 Comp 전압 전류의) 3A의입니다 말 / 브이에게도, 그리고 COMP 0.5V로 설정 , 1.5A의주기에 따라 기대하고있다.

내 오실레이터와 함께, 그리고 전원 전류 감지 앰프 스테이지, 비교기의 PWM 설계도를 빌드합니다.나는 명목 부하 드라이브에 설정 (보통은 저항 또는 전류 소스 그래서 회로의 CCM에서 운영해야할지) 크기 및 오류 앰프 때까지 안정 상태에 도달하지 않고 그것을 실행합니다.의 SlM 이내 꽤 빠른 이후 전체 칩 않다는, 그리고 그것을 쉽게 이해 루프는 현재 안정되어 있는지 확인하실 수있습니다.

이제 확신 전류 루프 안정되어있다면, 외부 (전압을 보상)은 표준 네트워크와 루프 보상이 필요합니다.이건 당신이나 계산해야 매쓰 캐드를 사용 - 전체 칩 심스 일 이후 시행 착오를 할 일이 더 자신의 크기에 따라 다소 지연될 수있습니다.

당신은 항상 큰 보상 캡을 사용하므로 안정됩니다 확신하는 변환기 overdamp 수 있지만 일반적으로 그것을 밖으로 계산도하고 더 나은 바로이 처음 할 안정된 상태에 도달하는 속도가 느리다됩니다.

귀하의 오류는 GM의 또는 작전 앰프 앰프인가요?무엇을 사용하고있는 보상이야?GM의 권력은 무엇?당신은 현재의 제한을 할 - 무슨 일이야?

모두에, 당신은
1)이 필요 한 경사 보상 신호.the 오실레이터 진입로의 복사본을 만들어이 일을의 표준 방법입니다.

2) 귀하가 변환기를 보상해야합니다.네트워크에있는 경우에만 보상 제로가, 당신은
이제 막 최고의 피드백 저항을 통해 모자를 배치하여 두 번째 제로를 추가할 수있습니다 - FZ = 1 / (2pi * 연구 * C).내가 도움이 될 것.

 
감사합니다 electronrancher!이건 정말 도움이됩니다!지금은 루프가 안정되고, 오류 앰프의 보상을 조정했다.귀하의 제안은 매우 좋은가!

 
이 스위치는 주파수) 조금 (감소는 300kHz에서 500kHz, 인덕터 전류 이상한 보인다.만약 안정적인 생각인지는 모르겠지만.the 인덕터 전류와 Veao의 "리플"모두가 매우 큰있습니다.제발 "수치"는 300kHz를 참조하십시오.나 또한 내 생각 "하나, 안정는"500kHz을 게시할 수있습니다.
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요

 
안녕하세요 rockycheng
인용구 :huojinsi,

신문을 가져 주셔서 감사합니다.
나는 그것을 읽어 봤습니다.
내가 페이지 6에 관심이 있어요.
그것은 "1 위의 말한다 / 6-2 / 3 스위칭 주파수, 출력 전송 기능을하는 컨트롤 -2 슬로프에서 다시"가을에 시작하지, 우리가 화합의 이득 주파수 아래 1 / 6은 전환의 확인한다는 의미는 주파수?
아니면 루프가 안정되지 않을 것입니다.
하지만 뭐 -1과 -2 사이 코너 주파수를 측정하는 구체적인 방법은 경사가 무엇입니까?
그리고, 난 전혀 몰랐어요 화합하는 방법을 정확하게 이득 주파수를 찾습니다.
 
이 인덕터 내게 보이지 않는 이상, 그냥 리플 전류를 실제로 다소 높습니다.하지만 단순히 때문에 인덕터도 출력 및 스위칭 주파수가 현재의 낮은 것입니다에서 실행하고있습니다.비록이 반드시 필요한 것은 아닙니다 인덕터 전류 리플 명목 출력 전류의 약 30 %에서 보관해야합니다.당신은 방금 리플 전류 출력 캡의 확실하고 인덕터 과열되지 않습니다 초과하지 않습니다 만들 필요가있습니다.또한, 아마, 사양 내에서 낮은 ESR 출력 전압 리플을 계속 뚜껑이 필요합니다.
귀하의 경우에 30 % 이상이지만, 다시, 이것은 문제가되지 않을해야한다고 생각, 방금 제가 말씀 드린 항목을 확인합니다.

오류 앰프 전압 리플을 보여 일부 것으로 보이지만 그것을 진동처럼 날 위해 보이지 않는, 이후 이것은 스위칭 주파수에있다.내가 어떻게 용의자가 레이아웃을 제대로 수행하지 않습니다 어떻게든 트랜지스터 드레인 전류에 의해 생성된 전압 스파이크를 따기 일부입니다.

하지만 그것도, 더, 이후 게이트 전류 감지 저항을 통해 이뤄지는 것이 정상입니다 또한 게이트 드라이브 전류에 의해 생성된 가능성이있을 수있습니다.그리고 피크 게이트 전류,하지만 높은 진폭의, 그래서 그들에게 때문에 전압
감지 저항을 통해 볼 수있는 짧은있습니다.

즉, 트랜지스터의 게이트로하고는 Vsense에서 다른 범위의 한 채널에 연결 Vramp하세요.체크인
떨어지는 경우 게이트 드라이브 신호의 가장자리 Vsense의 상단에있는 부정적인 -가는 오른쪽 스파이크 Vramp과 일치한다.로 트랜지스터는 정상입니다 해제되고있다면, 단순히 게이트는 현재보고 당신들은 않습니다.

부적 절한 접지면, 또는 부적 절한 측정의 경우가 아니라면 금주 모임의 Vea 출력에서 리플, 그 루프를 많이은 스위칭 주파수가보다, 따라서 주어진 이상 느린 것, 그럴까요.저 리플을 많이 안정된 것 같다는 이후, 또는 그 바닥 시점을 제대로 선택되지 않았다 수 오류 앰프 제대로 제가 믿기 어려운, 보상하지 않습니다 나타내는 것이 출력 리플,
그런 것 같아요.난, 심지어는 스코프 프로브 접지 포인트에 연결되었을 수있습니다 잘못 뜻.하면 확실하게 프로브의 접지 오류 앰프의 출력을 측정하는 오류 앰프 땅 근처가
아닌 전원 구성 요소를 어느 시점에 어디에 연결되어있다.

 
VVV,
대단히 감사합니다!나는 일반적인 개념에 대한 질문 :이 안정된 상태에서 절정에 도달해야하는 인덕터 전류마다주기?the 500kHz 경우에, 그것이다.하지만 당신이 볼
수 있듯, 절정는 300kHz의 경우 매 2주기가 발생합니다.이것도 정상인가요?

BTW, 난 그저 도식 - 수준의 시뮬레이션을하고 있어요.그래서 레이아웃 문제 또는 테스트 실수가 아니에요.

 
그것은 귀하는 300kHz의 경우 정상적인 건 아니에요.거기 subharmonic 진동입니다.당신은 문제를 해결하기 위해 슬로프 보상을 조정하려고 할 수있습니다.인덕터 전류 프로필 같은 모든 스위칭 사이클에 대한 안정된 상태에 있어야합니다.

 
감사합니다 hylas!난 당신과 동의합니다.또 경사가 보상을 확인합니다.

 
뭔가 다른 모든 경우를 나타냅니다 subharmonic 진동주기, 그럼, 그렇게 경사가 보상 차이가 재검토되어야합니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top