-"저전압강하 레귤레이터에서 버퍼

X

xxf_86

Guest
안녕하세요 모두 지금의 CMOS 프로세서와 낮은 대기 전류, 저전압강하 전압 조절 설계, 당신은 날 사양 넓은 대역폭, 낮은 대기 충분히 슬루율 LDO로의 버퍼의 일부 구조를 알려주십시오 수도를 시작합니다.

 
<a href="http://www.komputerswiat.pl/nowosci/internet/2010/50/wyslij-mowiaca-kartke-swiateczna.aspx"> <img align="left" src="http://www.komputerswiat.pl/media/2010/350/1566081/ivona-zaj.jpg" /></a> Jeśli macie ochotę wysłać na Święta nietypową kartkę, warto odwiedzić tę stronę.<img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/10a9c4d8/mf.gif' border='0'/><br/><br/><a href="http://da.feedsportal.com/r/88740561345/u/0/f/491281/c/32559/s/10a9c4d8/a2.htm"><img src="http://da.feedsportal.com/r/88740561345/u/0/f/491281/c/32559/s/10a9c4d8/a2.img" border="0"/></a>

Read more...
 
예를 들어, 소스 추종자.
가끔은 단순히 버퍼 버퍼 형태의 게이트의 기생 커패시턴스 이후의 안정성 문제가 해결되지 않을 수있는 LDO를 통합 루프의 대역폭이있습니다 쉽게 시간을 지배가 아닌 사전 극 무대, 꽃밥.

 
무슨 기준 전압을 사용할 수 있습니까? 어떤 분.로드 캡.사용할 수 있습니까?
무엇이 필요 PSRR 최악의 경우 무엇입니까? 얼마나 대기 전류 및 바이어스 옵션을 사용할 수 동적 사용할 수있습니다?귀하의 사양에 대한 가능한 아키텍처가있을 수있습니다 :

PMOS Diff 앰프, 저항 부하 패스 트랜지스터 및 피드백 저항 divider.This 아키텍처에 의해 다음과 공통 소스 NMOS 단계에 따라 낮은 대기 전류 루프 이득 및 PSRR 따라서됩니다.

 
어떻게 소스 추종자와 LDO를 할 수 있습니까????밖에서 출력에서 PMOS해야합니다 매우 낮은 드롭 얻으려면.누구나 NMOS LDO를 문제 없어 또는 원주민 NMOS 장치가 있었 사용 될 수있다 고 말했다.

 
NMOS 가능한 경우에만 공급 전압 강화와 함께 오타 드라이브 따라서 NMOS 드라이브에 충분히 높은 전압을 가질 수있습니다 게이트 전압 LDO를 받고 사용해야 트랜지스터 패스 트랜지스터를 전달합니다.

 
왜 아무도 사전에 PSRR을 향상시킬 수 버퍼, 감사합니다 추가 설명이있습니다

 

Welcome to EDABoard.com

Sponsor

Back
Top