쟁점 직류를 사용하는 ASIC의 개수를 추정 게이트

O

onkars

Guest
안녕하세요,

난 내 디자인의 개수를 추정 게이트 오전려고.내가 손에 도서관을 대상으로 기술하지 않습니다.

그러므로 나는 GTECH 디자인 Synopsys의 결정하는 데 사용 합성 디자인을 컴파일러에서 네트리스트를 얻을 및.
나는 그 세포 가정 1과 같다 GTECH_NAND2입니다.그럼 계획 :로 사용하여 이러한 관계를 NAND2 세포) 개수를 셀로 추정에 (설계 조건 1 플립플롭 = 6 셀, 인버터 1 = 0.5 세포, AND2 = 1.5 세포 등

마주 나는하지만 문제 SELECT_OP_2.1_2.1_1입니다 gtech에 의해 주어진 네트리스트 같은 구성 요소가 포함되어 직류, MUX_OP_2_1_2, SELECT_OP_2.8_2.1_8 등 많은.
어떻게 이런 수있는 제가 견적 카운트 세포는 - 그리고 많은 유사 콘텐츠를 너무나 때문에 그들이 있나요?
ORS인가 거기와 GTECH_AND 부품만을 사용하여 이러한 사용하는 방법에 방지에서 프레스토 HDL 컴파일러가?

친절하게 조언.

감사합니다.

 
안녕 Onkars,

내가 기술 오전없이, 게이트 카운트를 찾는 아는 중요성을 위해 그냥 궁금해서
손을 도서관.상대적인 영역에서도 서로 다른 아키텍처를 비교할 때 두 원한다면, 당신은 도서관의 기술 몇 가지와 함께 할 수있는 그것을

이 경우에, 어쩌면 당신이 세포들을 수있는 지정 '으로 해달라고 사용'.경우 변종 거기있어 너무 많아
어쩌면 wilcard 문자는 사용할 수 있습니까?

 
Karthik 감사합니다.

사실은 내가 사용하는 나를 않은 기술 안와 lib 디렉토리를 - 따라서 접근.

 
당신은 ... 웹사이트에서 Fab 라이브러리를 다운로드할 수있는 기술도서관을 시도 TSMC의 65 나노미터

 

Welcome to EDABoard.com

Sponsor

Back
Top