작품을 어떻게 무대 당 150 비트?

K

kennyg

Guest
그 무대마다
1월 5일 비트 파이프라인 ADC는 아키텍처를 보인다 매우 인기가있다.
아무도 그것을 설명할 수 있습니까? 아니면 날 (신문, 링크, 어떤 정보를 줄 뭐든)
작동하는 방법에 대해?
어떻게 이해할 수 - 무대 작품 당 2 비트.
겨우 2 비교기를 사용하여 정보를 잃지 않고 3 주 (00,01,10)를 결정하는
날 혼란.

실종 11 상태에 대한 보상은 어떻게?
왜 우리는 정밀 수준을 1 단계에서 당 2 비트 오른쪽으로
/ 4 Vref 아키텍처 및 잔류물 2
4 대신 multified
얻을 근무해야합니까?
일부 파이프라인 ADC의 논문을 읽었지만, 그들이 이유를 설명하지 않았다
1 비트 - 올바른 디지털 코드를 얻을 수있는 추가 중복?

그 뒤에 어떤 메커니즘이야?

 
이 표준은 1 비트 / 스테이지 아키텍처에 이상적인 세계에 괜찮습니다.언제,
등등 .., 중복의 오류와 불일치를 용납 할 몇 가지 추가적인 양식이 필요합니다.오류를 개선하기위한 하나의 일반적인 방법 - 파이프라인의 취급 단순히 또 다른 결정을하지 않는 수준에서 그 quantizer 과부하 던질 것입니다.(예를 들어, 만약 당신이 (이득 = 2) 1 - 비트 무대하게 만들려고 노력하고 일부 커패시터 불일치했다, 당신의 결정
수준은 약간의 변화 수있습니다. 이것은에 대한 올바른 범위를 초과하는 것으로 추정되는 흔적을 생산할 수 후속 파이프라인 무대.

 
스탠포드 대학에서 매우 좋은 Dr.wooly 핸드 설명했다.당신은 그의 classpage "데이터 컨버터에"그것을 볼 수있습니다

 
mkhafaji 썼습니다 :

스탠포드 대학에서 매우 좋은 Dr.wooly 핸드 설명했다.
당신은 그의 classpage "데이터 컨버터에"그것을 볼 수있습니다
 
당신의 정보만을 출력 1.5 비트
1 비트와 함께.여분의 0.5 비트 중복이며, 자신의 비교기로 정확하게 필요가 없을 수있습니다.만약, 당신처럼 비트를 추가하여 출력을 얻을 무대
5월 1일 당 4 비트와 함께 무대에 파이프라인이 :

코드 :사람 XX

사람 XX

사람 XX

사람 XX

 
여기 몇 가지 정보와 함께 두 개의 서류가없습니다.

어느 하나가 그것 밖에 없소?
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요

 

Welcome to EDABoard.com

Sponsor

Back
Top