이 회로를 분석하는 방법?

W

wjxcom

Guest
안녕하세요, 모두 : P-MOS 트랜지스터의 역할은 무엇인가? 안녕하세요, paulux, 난 이미 ed_vbias, ed_OPA_REF, ed_BiasGen를 포함하여 전체 회로를 업로드했습니다.
 
자세한 배선 ed_opa_ref, ed_biasgen & ed_vbias의 빌딩 블록을 포함하시기 바랍니다. 그렇지 않으면, 당신의 회로의 기능을 이해하는 것은 불가능합니다.
 
안녕하세요, 모두 : 어떤 사람이 나에게 도움이되지도 가지고 있습니까? 울었어!
 
각 블록의 상세 도면은 어디 있지? 도움이 필요하다면, 이러한 상세한 회로도를 포함시켜주십시오. 그렇지 않으면, 나는 가능한 한 빨리 당신을 도울 수 없습니다.
 
파일 ed_Vref.pdf을 참조하시기 바랍니다,이 파일이 schemetic의 최상위 수준입니다. 파일 ed_vbias.pdf은 최상위 수준에 바이어스 전압을 생산 schemetic입니다; 파일 ed_OPA_REF.pdf는 최상위 수준의 오파이며 파일 ed_BiasGen.pdf들은 ​​2 단계에 대한 몇 가지 전압을 생산 schemetic입니다. paulux 이미이 회로를 알고했으며 paulux로부터 답변을받을 제가 긴급면, 나도 몰라. 도와주세요, 제발! 안부를.!
 
설명을 위해 THX. 그런데 각 개별 블록 내부의 자세한 회로입니까? 그것은 각 개별 블록 내부의 회로없이 회로를 이해하기 거의 불가능합니다. [크기 = 2] [COLOR = # 999999]이 추가되었습니다 일분 후 [/ 컬러] [/ 크기] 또는 가능하면 나에게 이메일을 제공합니다.
 
1 : 안녕하세요,이게 나에게 나타납니다. ed_vbias :하지만 3 바이어스 전압을 필요로 잘만 singlended 접힌 cascode : 바이어스에 대한 현재 생성하고 또한 opamp 아키텍처 ed_OPA_REF 2.ed_OPA_REF에 대한 편견을 생성하는 상수 GM 이루어져 수도 있습니다. M13 및 C0 및 R0와 함께 ed_OPA_REF 더 내부적으로 보상 선형 레귤레이터 것 같습니다. 노드 VB는 프로세스 및 온도 및 공급 변동에 dependong 바꿀 것입니다. 3.ed_biasGen : 노드 VB는 버퍼 및 출력 드라이브를 다른 회로에 대한 참조 이들은 온도와 공급 변화 과정에 따라 차이가있을 수 다시 전압이 도청되고있는 저항 사다리 수 있습니다. 도움이 호프
 

Welcome to EDABoard.com

Sponsor

Back
Top